日韩成人黄色,透逼一级毛片,狠狠躁天天躁中文字幕,久久久久久亚洲精品不卡,在线看国产美女毛片2019,黄片www.www,一级黄色毛a视频直播

用于多媒體信息處理及其集成電路驗(yàn)證的fpga板的制作方法

文檔序號(hào):6459703閱讀:265來(lái)源:國(guó)知局
專利名稱:用于多媒體信息處理及其集成電路驗(yàn)證的fpga板的制作方法
技術(shù)領(lǐng)域
本發(fā)明涉及多媒體集成電路領(lǐng)域,特別是涉及一種用于多媒體信息處 理及其集成電路驗(yàn)證的FPGA (現(xiàn)場(chǎng)可編程門陣列)平臺(tái)。
背景技術(shù)
設(shè)計(jì)多媒體集成電路(IC),例如H.264編解碼需要有合適的FPGA 驗(yàn)證平臺(tái)(FPGA板),并且在多媒體應(yīng)用中還經(jīng)常會(huì)用到一些接口 ,如HDMI (高清多媒體接口)輸入輸出、DVI (數(shù)字視頻接口)、 VGA (視頻圖象接 口)、 USB (通用串行總線)、PCI (外設(shè)器件接口)、 mini PCI (微型外設(shè) 器件接口)、 Audio DAC (音頻數(shù)模轉(zhuǎn)換器),同時(shí)也要求FPGA板上具有各 種存儲(chǔ)芯片,如SDRAM (同步動(dòng)態(tài)存儲(chǔ)器)、DDR (雙倍率動(dòng)態(tài)存儲(chǔ)器)、 高容量的同步SRAM (靜態(tài)存儲(chǔ)器)、Flash (閃存)等等。
如圖1所示,目前現(xiàn)有的FPGA板上只有一到數(shù)片F(xiàn)PGA芯片, 一些 擴(kuò)展插槽,最多再加上SDRAM或DDR芯片或插槽。
比較典型的產(chǎn)品有
思爾芯(S2C)公司的Virtex-4系列FPGA板,該產(chǎn)品大致有兩類 一類是雙FPGA芯片加上擴(kuò)展插槽,基本上沒(méi)有外圍器件;另外一類具有 DDR插槽,但FPGA板上只有一片F(xiàn)PGA芯片。
北京亞科鴻禹科技有限公司的StarFire系列FPGA板。該產(chǎn)品大致有 兩類 一類有較大規(guī)模的雙FPGA芯片,但基本沒(méi)有外圍器件;另外一類具有一些外圍器件,但視頻方面只有VGA和RGB (模擬分量)兩種模擬輸 入,只支持1280X1024,沒(méi)有HDMI、 DVI、 SRAM、 USB,不支持1080P,而 這些要素對(duì)于圖像方面的設(shè)計(jì)驗(yàn)證是非常重要的,而且FPGA芯片容量小, 或者是單片F(xiàn)PGA芯片。
如果采用這類FPGA板用于多媒體IC驗(yàn)證或直接做多媒體類的產(chǎn)品, 往往要進(jìn)行二次開(kāi)發(fā),增加子板,大大降低了FPGA板的可靠性,不僅影 響了系統(tǒng)的運(yùn)行頻率,也不方便調(diào)試驗(yàn)證。另外,設(shè)計(jì)子板要花費(fèi)相當(dāng)大 的人力物力,尤其是HMDI、 DVI等子板的設(shè)計(jì)需要具有相當(dāng)豐富的工作經(jīng) 驗(yàn)和專業(yè)知識(shí),費(fèi)時(shí)費(fèi)力。通常FPGA芯片工作頻率可以高達(dá)165MHz左右, 如果通過(guò)接插件傳輸信號(hào),很可能在高頻端難以穩(wěn)定工作,這對(duì)子板的設(shè) 計(jì)是個(gè)很大的挑戰(zhàn)。在使用這些FPGA板的時(shí)候,很可能客戶自行采購(gòu)?fù)?圍元器件,如高容量的同步SRAM、 HDMI、 DVI芯片、各種接插件等,這種 采購(gòu)是非常麻煩的,例如,高容量的同步SRAM必須到國(guó)外訂購(gòu), 一次最 少要購(gòu)買72片,每片要將近100美元。由此可以看出,采用現(xiàn)有的FPGA 板用于驗(yàn)證當(dāng)今的多媒體IC設(shè)計(jì)存在很多問(wèn)題,這類FPGA板只能算是半 成品,用戶必須進(jìn)行二次開(kāi)發(fā)后才能真正使用。
圖像的編碼和解碼芯片經(jīng)常是一起開(kāi)發(fā)的,現(xiàn)有的FPGA板通常只能 驗(yàn)證其中一種芯片的設(shè)計(jì),如果要將編碼和解碼聯(lián)合起來(lái)開(kāi)發(fā),通常需要 兩塊FPGA板,通過(guò)FPGA板的擴(kuò)展口傳輸信號(hào),不僅麻煩,還會(huì)使所傳輸 信號(hào)的質(zhì)量在較高頻率時(shí)沒(méi)有保障,增加FPGA板的噪聲。
用于多媒體的FPGA板基本上都要連接顯示器,以便把處理好的圖像 顯示出來(lái)。FPGA芯片中程序運(yùn)行的速度通常比實(shí)際做成ASIC代碼后的速度慢很多,大部分情況下FPGA芯片中的程序以正常程序運(yùn)行速度的一半 或者幾分之一運(yùn)行。圖像輸出的速度也以同樣的比例放慢。由于顯示器只 能接受正常速度的圖像,否則顯示器就不亮,所以現(xiàn)有的FPGA板內(nèi),對(duì) 于要處理的圖像一般要經(jīng)過(guò)一個(gè)預(yù)處理,將其提高頻率以達(dá)到顯示器能接 受的范圍?,F(xiàn)有的FPGA板中負(fù)責(zé)圖像處理的主FPGA芯片還要負(fù)責(zé)倍頻, 這就需要在主FPGA上外掛兩個(gè)存儲(chǔ)芯片。由此產(chǎn)生的問(wèn)題是,主FPGA 需要騰出一部分資源和比較多的I/O管腳,使主FPGA內(nèi)部資源更緊張, 降低了系統(tǒng)頻率,綜合和布局布線設(shè)計(jì)要花費(fèi)更多的時(shí)間。
大規(guī)模的FPGA板通常使用的FPGA芯片中沒(méi)有PLL (鎖相環(huán))。在多 媒體IC設(shè)計(jì)驗(yàn)證或者多媒體產(chǎn)品中,PLL的功能是經(jīng)常需要被用到的, 這一功能的缺失使現(xiàn)有大規(guī)模的FPGA板在使用上很不方便。
在FPGA板上,F(xiàn)PGA芯片的解耦電容用于減小電源噪聲,解耦電容放 置的合理,電源噪聲和地的噪聲就會(huì)小,系統(tǒng)運(yùn)行更穩(wěn)定,可以運(yùn)行在更 高的頻率上,F(xiàn)PGA芯片耗電也會(huì)減小?,F(xiàn)有的FPGA板均沒(méi)有按照FPGA 芯片數(shù)據(jù)手冊(cè)的要求來(lái)放置解耦電容,放置的數(shù)量比要求的少很多,主要 原因是布線的技術(shù)達(dá)不到要求。
現(xiàn)有的FPGA板和邏輯分析儀的連接主要是通過(guò)飛線,或傳統(tǒng)的排針 來(lái)實(shí)現(xiàn),使用不方便,需要占用較大的PCB面積,高頻特性差。
現(xiàn)有的FPGA板通常是固定用外接電源或PCI電源,如果采用外接電 源就不能使用PCI電源,反之如果采用PCI電源就不能使用外接電源。

發(fā)明內(nèi)容
本發(fā)明要解決的技術(shù)問(wèn)題是提供一種用于多媒體信息處理及其集成電路驗(yàn)證的FPGA板,能夠減小FPGA板的噪聲,提高系統(tǒng)運(yùn)行的穩(wěn)定性和 頻率,方便調(diào)試及與邏輯分析儀的連接,視頻輸入輸出支持HDMI和 1080P/60Hz格式。
為解決上述技術(shù)問(wèn)題,本發(fā)明的用于多媒體信息處理及其集成電路驗(yàn) 證的FPGA板,包括一 FPGA芯片模組,與所述FPGA芯片模組連接的SDRAM、 DDR、同步SRAM、 Flash、 Audio DAC芯片,以及USB、視頻輸入輸出、DVI 輸出、VGA輸出、PCI、 mini PCI、 Mictor接口,上述所有元件均設(shè)置在 一塊PCB板上。
由于采用本發(fā)明的FPGA板,將多媒體信息處理及其集成電路驗(yàn)證用 的FPGA板所需要用到的主要器件,即大規(guī)模FPGA、SDRAM、DDR、同步SRAM、 Flash、 Audio DAC等芯片,以及USB、 HDMI輸入輸出、DVI輸出、VGA輸 出、PCI、 miniPCI、 Mictor等接口都集合在一塊PCB板上。有利于減小 FPGA板的噪聲,提高系統(tǒng)運(yùn)行的穩(wěn)定性和頻率,方便調(diào)試和連接邏輯分 析儀,尤其是視頻的輸入輸出均能支持HDMI和1080P/60Hz格式,
采用本發(fā)明的FPGA板,用戶可以直接使用,不再需要二次開(kāi)發(fā),另 外再制作子板,當(dāng)然也就不再需要另行采購(gòu)元器件。為用戶的使用提供極 大的方便,系統(tǒng)的可靠性也得到了極大的提高。


下面結(jié)合附圖與具體實(shí)施方式
對(duì)本發(fā)明作進(jìn)一步詳細(xì)的說(shuō)明-圖1是現(xiàn)有的FPGA板結(jié)構(gòu)示意圖; 圖2是本發(fā)明的FPGA板結(jié)構(gòu)示意圖3是本發(fā)明中輔助FPGA結(jié)構(gòu)及其與主FPGA的連接示意圖;圖4是本發(fā)明中輔助FPGA內(nèi)部具有PLL的結(jié)構(gòu)示意圖5是現(xiàn)有的帶BGA封裝的FPGA板解耦電容擺放位置示意圖6是本發(fā)明的帶BGA封裝的FPGA板解耦電容擺放位置示意圖7是現(xiàn)有的FPGA板雙電源結(jié)構(gòu)示意圖8是本發(fā)明的FPGA板雙電源結(jié)構(gòu)示意圖9是本發(fā)明的FPGA板一實(shí)施例結(jié)構(gòu)示意圖。
具體實(shí)施例方式
參見(jiàn)圖2,本發(fā)明的FPGA板包括一 FPGA芯片模組,該FPGA芯片模 組可以是單片F(xiàn)PGA芯片或者多片互連的FPGA芯片,還包括與所述FPGA 芯片模組連接的SDRAM、 DDR、同步SRAM、 Flash、 Audio DAC等芯片,以 及USB、 HDMI輸入輸出、DVI輸出、VGA輸出、PCI、 mini PCI、 Mictor插 座等接口和相應(yīng)的器件。所述FPGA芯片采用大規(guī)模FPGA芯片(在本發(fā)明 中"大規(guī)模"是指裝入至少25萬(wàn)邏輯門電路)。當(dāng)然,也可以采用其他高 清視頻輸入輸出接口,如DisplayPort (顯示接口)輸入輸出接口替代所 述的HDMI輸入輸出接口,現(xiàn)有的FPGA板均沒(méi)有這種配置,有的FPGA板 只有FPGA芯片,沒(méi)有上述其他器件或者只有品種很少的其他器件,或者 FPGA芯片為單片,容量小;還有的FPGA板雖然有視頻接口但不支持1080P 格式,沒(méi)有HDMI或類似接口。
所述的FPGA芯片模組還包括一片輔助FPGA芯片,用于實(shí)現(xiàn)顯示倍頻, 這樣可以將用于圖像倍頻的存儲(chǔ)芯片移到外部的輔助FPGA芯片上,節(jié)省 主FPGA芯片的I/O管腳,節(jié)省資源,減少了主FPGA芯片綜合和布局布線 的時(shí)間,也使得被仿真的最終將用于ASIC的代碼更接近實(shí)際的外部環(huán)境。所述的輔助FPGA芯片可以采用任何在主FPGA芯片的外部起同等作用的電 路和器件替換。
參見(jiàn)圖3, PCI接口連接在外部的輔助FPGA芯片,這樣可以防止在調(diào) 試PCI接口的時(shí)候主FPGA芯片受損,也解決了 PC機(jī)啟動(dòng)時(shí)由于主FPGA 芯片尚未配置而引起的PCI接口的識(shí)別問(wèn)題。當(dāng)然,也可以采用PCI-E 或同類接口。
如圖4所示,所述輔助FPGA芯片具有內(nèi)部PLL,利用該P(yáng)LL產(chǎn)生任 意時(shí)鐘,主FPGA芯片可以利用由外部的輔助FPGA芯片產(chǎn)生的時(shí)鐘。
在本發(fā)明的FPGA板中解耦電容的放置位置,能夠高效地發(fā)揮解耦電 容的作用。參見(jiàn)圖6,本發(fā)明通過(guò)適當(dāng)選取合適大小的解耦電容,以及采 用合適的擺放方式,也就是將解耦電容直接擺放在最靠近BGA (球柵陣列 封裝)封裝的FPGA芯片的背面相應(yīng)電源管腳和地管腳的對(duì)應(yīng)位置,這是
理論上的最佳位置,數(shù)量上也可以很接近芯片的電源管腳數(shù)量,起到最佳 的解耦,降低噪聲的作用。
現(xiàn)有的帶BGA封裝(也包括BGA封裝的各種變形)的FPGA芯片的解 耦電容均未采用本發(fā)明的擺放方式。參見(jiàn)圖5所示,它們基本上都是將解 耦電容擺放在BGA封裝的FPGA芯片的外圍,解耦電容接電源和地的管腳, 但是與FPGA芯片相應(yīng)的管腳并不一一對(duì)應(yīng),解耦電容的數(shù)量也遠(yuǎn)達(dá)不到 FPGA芯片的電源管腳數(shù)量。這方面的例子除背景技術(shù)中已說(shuō)明的產(chǎn)品外, Xilinx公司開(kāi)發(fā)的FPGA板,如ML402 Virtex4開(kāi)發(fā)板也是如此。
本發(fā)明在FPGA板上設(shè)置了 Mictor插座,可以與邏輯分析儀直接連 接,更加方便可靠,高頻特性好。本發(fā)明的FPGA板采用雙電源供電電路,既可以用外接DC供電,也可以通 過(guò)PCI接口供電。本發(fā)明的雙電源供電電路如圖8所示,在高低電壓都調(diào) 整好之后,才向FPGA板供電,可以更好的保障FPGA板的安全。這種雙電 源供電電路不僅適用于FPGA板,也適用于其它類型的電路板。這種雙電 源供電電路雖然進(jìn)行是的降壓調(diào)整,但是也適用于升壓或任何形式的電壓 調(diào)整。
在圖8所示的一個(gè)雙電源供電電路的實(shí)施例中,電源來(lái)源于下列兩者 之一(1)、外部電源如12V直流電壓;(2) PCI接口上的3. 3V和5V。 模塊I導(dǎo)入外部電源并且產(chǎn)生較高的電壓組如5V, 3.3V等;模塊II 從PCI接口導(dǎo)入3.3V, 5V等較高電壓組或產(chǎn)生較高電壓組;模塊III的 功能是從較高的5V, 3.3V再生成1.2V, 1.25V, 2.5V等較低電壓。
切換開(kāi)關(guān)I有三種工作狀態(tài)
(1) 將模塊I生成的較高電壓組接通到板上的元器件;
(2) 將模塊II生成的較高電壓組接通到板上的元器件;
(3) 不將電壓輸送到板上的元器件(即斷開(kāi)狀態(tài))。 切換開(kāi)關(guān)II有三種工作狀態(tài)
(1) 將模塊I生成的較高電壓組接通到模塊III;
(2) 將模塊II生成的較高電壓組接通到模塊III;
(3) 不將電壓輸送到模塊III (即斷開(kāi)狀態(tài))。
通斷開(kāi)關(guān)in,連接在模塊ni和所述FPGA板上的元器件之間,將
模塊III產(chǎn)生的較低電壓組接通到FPGA板上的元器件,或者處于斷開(kāi)狀 態(tài)。所述雙電源供電電路的調(diào)試過(guò)程是
步驟一、先讓切換開(kāi)關(guān)I和切換開(kāi)關(guān)II都處于斷開(kāi)狀態(tài),調(diào)試較高 電壓組,如果是外部電源供電就調(diào)試模塊I,如果是PCI插槽供電就調(diào)試
模塊n;
步驟二、切換開(kāi)關(guān)I不動(dòng),改變切換開(kāi)關(guān)n,使得相應(yīng)的較高電壓
進(jìn)入模塊ni,這時(shí)調(diào)試較低電壓,而此時(shí)因?yàn)樗懈叩碗妷憾紱](méi)有接通
到板上元器件,所以是安全的;
步驟三、高、低電壓都調(diào)試好后,先斷電,再將切換開(kāi)關(guān)I改變到相 應(yīng)的接通位置,通斷開(kāi)關(guān)III也接通,然后上電。
采用上述電路的好處是兩種供電方式合用一個(gè)模塊ni,減少了元
器件,在調(diào)試高低電壓時(shí),電源并沒(méi)有接通板上元器件,比較安全。 與本發(fā)明的雙電源供電電路結(jié)構(gòu)不同,現(xiàn)有的雙電源供電電路通常采
用圖7所示的結(jié)構(gòu)。其存在的問(wèn)題是在調(diào)試較低電壓的時(shí)候,較高電壓
已經(jīng)到達(dá)了整塊FPGA板,極易引起FPGA芯片損壞。雖然它也可以在產(chǎn)生
了所有高低電壓之后再切換供電,但這樣做明顯需要增加電源部分的器 件。
圖9所示的FPGA板是本發(fā)明的一個(gè)較佳實(shí)施例,它在一塊PCB板上 設(shè)置了三片F(xiàn)PGA芯片,將三片分工合作的FPGA芯片有機(jī)結(jié)合起來(lái)。其中 兩片主FPGA芯片在功能上可分可合,既可采用兩片主FPGA芯片實(shí)現(xiàn)所需 完成的功能,也可由一片主FPGA芯片實(shí)現(xiàn)所需完成的功能。帶PLL的輔 助FPGA芯片完成顯示倍頻和提供PLL資源,這種配置有利于大型代碼尤 其是圖像設(shè)計(jì)方面代碼的調(diào)試。輔助FPGA也用于連接PCI接口 。圖9中FPGA (A)和FPGA (B)是主FPGA芯片,采用Xilinx公司的 Virtex4-LX200, FPGA (C)是帶有PLL的輔助FPGA芯片,采用Altera 公司的CycloneII FPGA。圖中的Xilinx FPGA下載電路和配載電路可以 通過(guò)JTAG (邊界掃描)下載線下載配置文件到Xilinx FPGA,也可以將配 置文件固化在板上的配置芯片中,以便配置芯片在上電時(shí)自動(dòng)配置 Xilinx FPGA。圖中Altera FPGA下載電路和配載電路具有類似功能,用 于配置Altera FPGA。圖中USB單片機(jī)用于連接FPGA和PC機(jī)的USB 口(或 其他USBhost口,即USB主機(jī)口),同時(shí)也通過(guò)I2C總線(兩線式串行總 線)配置HDMI接收和發(fā)送芯片。圖中HDMI輸入輸出接口、 DVI輸出接口 均支持720P、 1080P、逐行60Hz的高清圖像,像素時(shí)鐘最高達(dá)165MHz。 本實(shí)施例的各項(xiàng)指標(biāo)都滿足要求,可以流暢地運(yùn)行H. 264高清編碼和解碼 設(shè)計(jì)。
權(quán)利要求
1、一種用于多媒體信息處理及其集成電路驗(yàn)證的FPGA板,其特征在于,包括一FPGA芯片模組,與所述FPGA芯片模組連接的SDRAM、DDR、同步SRAM、Flash、Audio DAC芯片,以及USB、視頻輸入輸出、DVI輸出、VGA輸出、PCI、mini PCI、Mictor接口,上述所有元件均設(shè)置在一塊PCB板上。
2、 如權(quán)利要求1所述的用于多媒體信息處理及其集成電路驗(yàn)證的 FPGA板,其特征在于,所述FPGA芯片模組包括一片或多片互連的主FPGA 芯片,所述FPGA芯片采用大規(guī)模FPGA芯片。
3、 如權(quán)利要求2所述的用于多媒體信息處理及其集成電路驗(yàn)證的 FPGA板,其特征在于,所述的FPGA芯片模組還包括與所述主FPGA芯片 連接的一片輔助FPGA芯片,用于實(shí)現(xiàn)顯示倍頻。
4、 如權(quán)利要求3所述的用于多媒體信息處理及其集成電路驗(yàn)證的 FPGA板,其特征在于,所述的輔助FPGA芯片具有PCI接口,該P(yáng)CI接口 采用PCI-E或同類接口。
5、 如權(quán)利要求3或4所述的用于多媒體信息處理及其集成電路驗(yàn)證 的FPGA板,其特征在于,所述輔助FPGA芯片具有內(nèi)部PLL,利用該P(yáng)LL 產(chǎn)生任意時(shí)鐘,主FPGA芯片利用由外部的輔助FPGA芯片產(chǎn)生的時(shí)鐘。
6、 如權(quán)利要求2-4任一所述的用于多媒體信息處理及其集成電路驗(yàn) 證的FPGA板,其特征在于,還包括多個(gè)解耦電容,該解耦電容直接擺放 在經(jīng)BGA封裝的FPGA芯片的背面相應(yīng)電源管腳和地管腳的對(duì)應(yīng)位置。
7、 如權(quán)利要求1所述的用于多媒體信息處理及其集成電路驗(yàn)證的FPGA板,其特征在于,所述視頻輸入輸出接口為DisplayPort輸入輸出接口,或HDMI輸入輸出接口。
8、 如權(quán)利要求l-4任一所述的用于多媒體信息處理及其集成電路驗(yàn)證的FPGA板,其特征在于,所述的FPGA板釆用雙電源供電電路,既可以用外接DC供電,也可以通過(guò)PCI接口供電,且在高低電壓都調(diào)整好之后,才向FPGA板供電。
9、 如權(quán)利要求8所述的用于多媒體信息處理及其集成電路驗(yàn)證的FPGA板,其特征在于,所述雙電源供電電路包括模塊I,用于導(dǎo)入外部電源并且產(chǎn)生較高的電壓組;模塊II,用于從PCI接口導(dǎo)入較高電壓組或產(chǎn)生較高電壓組;模塊ni,將較高電壓降低為較低電壓;切換開(kāi)關(guān)I,連接在模塊I、模塊II和所述FPGA板上的元器件之間,用于將模塊I或模塊II生成的較高電壓組接通到FPGA板上的元器件,或者處于斷開(kāi)狀態(tài);切換開(kāi)關(guān)II,連接在模塊I、模塊II和模塊III之間,用于將模塊I或模塊II生成的較高電壓組接通到模塊III,或者處于斷開(kāi)狀態(tài);通斷開(kāi)關(guān)III,連接在模塊III和所述FPGA板上的元器件之間,將模塊III產(chǎn)生的較低電壓組接通到FPGA板上的元器件,或者處于斷開(kāi)狀態(tài)。
10、 如權(quán)利要求9所述的用于多媒體信息處理及其集成電路驗(yàn)證的FPGA板,其特征在于,所述雙電源供電電路的供電過(guò)程是先將切換開(kāi)關(guān)I和切換開(kāi)關(guān)II都處于斷開(kāi)狀態(tài),調(diào)試較高電壓組,如果是外部電源供電則調(diào)試模塊I,如果是PCI插槽供電則調(diào)試模塊II;切換開(kāi)關(guān)I仍處于斷開(kāi)狀態(tài),接通切換開(kāi)關(guān)II,使得相應(yīng)的較高電壓進(jìn)入模塊III,調(diào)試較低電壓;高、低電壓都調(diào)試好后,先斷電,再接通切換開(kāi)關(guān)I,通斷開(kāi)關(guān)III也接通,然后通電。
11、如權(quán)利要求1所述的用于多媒體信息處理及其集成電路驗(yàn)證的FPGA板,其特征在于,所述的FPGA芯片模組包括三片F(xiàn)PGA芯片,其中包括兩片主FPGA芯片,和一片帶PLL的輔助FPGA芯片,該輔助FPGA芯片完成顯示倍頻和提供PLL資源,同時(shí)也完成PCI接口功能。全文摘要
本發(fā)明公開(kāi)了一種用于多媒體信息處理及其集成電路驗(yàn)證的FPGA板,將驗(yàn)證需要用到的主要器件,即大規(guī)模FPGA、SDRAM、DDR、同步SRAM、Flash等芯片,以及USB、HDMI輸入輸出、DVI輸出、VGA輸出、PCI、Mini PCI、Mictor插座等接口和相應(yīng)的器件都集合到一塊PCB板上,并設(shè)計(jì)了DC供電和PCI插槽供電兩種模式,以利于減小噪聲和提高系統(tǒng)運(yùn)行的穩(wěn)定性和頻率,方便調(diào)試和連邏輯分析儀。
文檔編號(hào)G06F17/50GK101493848SQ20081004307
公開(kāi)日2009年7月29日 申請(qǐng)日期2008年1月23日 優(yōu)先權(quán)日2008年1月23日
發(fā)明者周開(kāi)倫, 焦孟草 申請(qǐng)人:貝賽萊(上海)多媒體信息技術(shù)有限公司;上海天統(tǒng)電子科技有限公司
網(wǎng)友詢問(wèn)留言 已有0條留言
  • 還沒(méi)有人留言評(píng)論。精彩留言會(huì)獲得點(diǎn)贊!
1