本發(fā)明屬于半導(dǎo)體集成電路技術(shù)領(lǐng)域,具體涉及一種用于ac-dc轉(zhuǎn)換器的線網(wǎng)補(bǔ)償電路。
背景技術(shù):
ac-dc轉(zhuǎn)換器就是將交流電變?yōu)橹绷麟姷脑O(shè)備,其憑借著著效率高、體積小等優(yōu)點(diǎn)越來(lái)越受到廣大用戶(hù)的青睞。
ac-dc開(kāi)關(guān)電源系統(tǒng)中,主要是220v的民用交流電進(jìn)入輸入電路,經(jīng)低通濾波后濾掉高頻信號(hào),再經(jīng)過(guò)emi整流電路后得到未穩(wěn)壓的直流高壓電,此電壓送至功率因素校正電路,對(duì)電壓進(jìn)行功率因素校正工作,保持輸入電流與輸入電壓始終同相;然后高功率因素的直流電壓經(jīng)過(guò)功率轉(zhuǎn)換電路轉(zhuǎn)換成受控的高頻方波脈沖電壓信號(hào);接著,該高頻方波脈沖電壓經(jīng)二次整流與濾波后變成穩(wěn)定的直流電壓輸出。其中,為了使電路能穩(wěn)定的工作,系統(tǒng)中還有一些控制電路,實(shí)現(xiàn)對(duì)輸出電壓采樣和反饋控制等功能。
傳統(tǒng)的ac-dc轉(zhuǎn)換器,輸出會(huì)隨著線網(wǎng)電壓(輸入交流電壓)的上升而上升,雖然這種上升幅度并不大,但是這常常給電路設(shè)計(jì)者帶來(lái)困擾。
技術(shù)實(shí)現(xiàn)要素:
為解決現(xiàn)有ac-dc轉(zhuǎn)換輸出會(huì)隨著線網(wǎng)電壓(輸入交流電壓)的上升而上升的技術(shù)問(wèn)題,本發(fā)明提供了一種用于ac-dc轉(zhuǎn)換器的線網(wǎng)補(bǔ)償電路。
一種用于ac-dc轉(zhuǎn)換器的線網(wǎng)補(bǔ)償電路,包括第一pmos晶體管p1、第二pmos晶體管p2、第三pmos晶體管p3、第四pmos晶體管p4、第一nmos晶體管n1、第二nmos晶體管n2、第三nmos晶體管n3、第一電阻r1、第二電阻r2和第三電阻r3;第一pmos晶體管p1的柵極接pmos偏置電流輸入端pbias,源極接電源,漏極接第一nmos晶體管n1的柵極和漏極以及第二nmos晶體管n2的柵極;第一nmos晶體管n1的源極接地;第二pmos晶體管p2的柵極接pmos偏置電流輸入端pbias,源極接電源,漏極接第二nmos晶體管n2的漏極和第三pmos晶體管p3的柵極;第三pmos晶體管p3的源極接電源,漏極接第一電阻r1的一端;第一電阻r1的另一端接第二nmos晶體管n2的源極和第二電阻r2的一端;第二電阻r2的另一端接第三nmos晶體管n3的漏極和第四pmos晶體管p4的漏極;第三nmos晶體管n3的柵極接nmos偏置電流輸入端nbias,源極接地;第四pmos晶體管p4的柵極接地,源極接第三電阻r3的一端;第三電阻r3接輸出端fb,也就是ac-dc轉(zhuǎn)換器的電壓反饋端。
本發(fā)明的用于ac-dc轉(zhuǎn)換器的線網(wǎng)補(bǔ)償電路,當(dāng)ac-dc轉(zhuǎn)換器的電壓反饋端fb電壓為正時(shí),會(huì)從輸出端fb輸出一路電流到地。當(dāng)ac-dc轉(zhuǎn)換器的電壓反饋端fb電壓為負(fù)時(shí),通過(guò)第一pmos晶體管p1、第二pmos晶體管p2、第三pmos晶體管p3、第一nmos晶體管n1、第二nmos晶體管n2、第一電阻r1和第二電阻r2把第三nmos晶體管n3漏極電位鉗位在零伏附近,產(chǎn)生一路與fb負(fù)電壓大小成正比的電流流向fb端,實(shí)現(xiàn)了線網(wǎng)補(bǔ)償?shù)墓δ堋?/p>
附圖說(shuō)明
圖1是本發(fā)明第一實(shí)施方式提供的用于ac-dc轉(zhuǎn)換器的線網(wǎng)補(bǔ)償電路結(jié)構(gòu)示意圖。
具體實(shí)施方式
為使本發(fā)明的目的、技術(shù)方案和優(yōu)點(diǎn)更加清楚明了,下面結(jié)合具體實(shí)施方式并參照附圖,對(duì)本發(fā)明進(jìn)一步詳細(xì)說(shuō)明。應(yīng)該理解,這些描述只是示例性的,而并非要限制本發(fā)明的范圍。此外,在以下說(shuō)明中,省略了對(duì)公知結(jié)構(gòu)和技術(shù)的描述,以避免不必要地混淆本發(fā)明的概念。
一種用于ac-dc轉(zhuǎn)換器的線網(wǎng)補(bǔ)償電路,包括第一pmos晶體管p1、第二pmos晶體管p2、第三pmos晶體管p3、第四pmos晶體管p4、第一nmos晶體管n1、第二nmos晶體管n2、第三nmos晶體管n3、第一電阻r1、第二電阻r2和第三電阻r3。第一pmos晶體管p1的柵極接pmos偏置電流輸入端pbias,源極接電源,漏極接第一nmos晶體管n1的柵極和漏極以及第二nmos晶體管n2的柵極;第一nmos晶體管n1的源極接地;第二pmos晶體管p2的柵極接pmos偏置電流輸入端pbias,源極接電源,漏極接第二nmos晶體管n2的漏極和第三pmos晶體管p3的柵極;第三pmos晶體管p3的源極接電源,漏極接第一電阻r1的一端;第一電阻r1的另一端接第二nmos晶體管n2的源極和第二電阻r2的一端;第二電阻r2的另一端接第三nmos晶體管n3的漏極和第四pmos晶體管p4的漏極;第三nmos晶體管n3的柵極接nmos偏置電流輸入端nbias,源極接地;第四pmos晶體管p4的柵極接地,源極接第三電阻r3的一端;第三電阻r3接輸出端fb,也就是ac-dc轉(zhuǎn)換器的電壓反饋端。
本發(fā)明的用于ac-dc轉(zhuǎn)換器的線網(wǎng)補(bǔ)償電路,當(dāng)ac-dc轉(zhuǎn)換器的電壓反饋端fb電壓為正時(shí),會(huì)從輸出端fb輸出一路電流到地。當(dāng)ac-dc轉(zhuǎn)換器的電壓反饋端fb電壓為負(fù)時(shí),通過(guò)第一pmos晶體管p1、第二pmos晶體管p2、第三pmos晶體管p3、第一nmos晶體管n1、第二nmos晶體管n2、第一電阻r1和第二電阻r2把第三nmos晶體管n3漏極電位鉗位在零伏附近,產(chǎn)生一路與fb負(fù)電壓大小成正比的電流流向fb端,實(shí)現(xiàn)了線網(wǎng)補(bǔ)償?shù)墓δ堋?/p>
應(yīng)當(dāng)理解的是,本發(fā)明的上述具體實(shí)施方式僅僅用于示例性說(shuō)明或解釋本發(fā)明的原理,而不構(gòu)成對(duì)本發(fā)明的限制。因此,在不偏離本發(fā)明的精神和范圍的情況下所做的任何修改、等同替換、改進(jìn)等,均應(yīng)包含在本發(fā)明的保護(hù)范圍之內(nèi)。此外,本發(fā)明所附權(quán)利要求旨在涵蓋落入所附權(quán)利要求范圍和邊界、或者這種范圍和邊界的等同形式內(nèi)的全部變化和修改例。