一種教學(xué)投影儀負電壓控制電路的制作方法
【技術(shù)領(lǐng)域】
[0001]本實用新型涉及一種負電壓控制電路,具體是一種教學(xué)投影儀負電壓控制電路。
【背景技術(shù)】
[0002]現(xiàn)有的負電壓控制電路必須有單獨的電荷栗電路或變壓器繞組提供,電路復(fù)雜,成本較高,而教學(xué)投影儀中對負載電流要求不高,使用那些精密的負電壓控制電路增加了材料成本的浪費。
【實用新型內(nèi)容】
[0003]本實用新型的目的在于提供一種教學(xué)投影儀負電壓控制電路,以解決上述【背景技術(shù)】中提出的問題。
[0004]為實現(xiàn)上述目的,本實用新型提供如下技術(shù)方案:
[0005]—種教學(xué)投影儀負電壓控制電路,包括時基芯片Ul、電阻Rl、電容Cl、二極管VDl、三極管VTl和二極管VDZ,所述電阻Rl—端分別連接電源VCC、電阻R2、時基芯片Ul引腳4、時基芯片Ul引腳8和三極管VT2集電極,電阻Rl另一端分別連接時基芯片Ul引腳2、接地電容Cl、電阻R3、二極管VD4正極和時基芯片Ul引腳6,二極管VD4負極分別連接接地電容C2和時基芯片Ul引腳5,所述電阻R3另一端連接三極管VTl集電極,三極管VTl發(fā)射極連接時基芯片Ul引腳7,三極管VTl基極分別連接二極管VDZ負極和電阻R2另一端,二極管VDZ正極分別連接輸出端Vo、接地電容C3和二極管VD3正極,二極管VD3負極分別連接接地二極管VD2正極和電容C4,電容C4另一端分別連接二極管VDl正極和三極管VT2發(fā)射極,三極管VT2基極連接電阻R4,電阻R4另一端分別連接二極管VDl負極和時基芯片Ul引腳3;所述時基芯片Ul為NE555。
[0006]作為本實用新型進一步的方案:所述二極管VDZ為穩(wěn)壓二極管。
[0007]作為本實用新型再進一步的方案:所述電源VCC電壓為9V。
[0008]與現(xiàn)有技術(shù)相比,本實用新型的有益效果是:本實用新型采用NE555作為控制芯片,電路結(jié)構(gòu)簡單,成本低,體積小,穩(wěn)定性高。
【附圖說明】
[0009]圖1為教學(xué)投影儀負電壓控制電路的電路圖。
【具體實施方式】
[0010]下面將結(jié)合本實用新型實施例中的附圖,對本實用新型實施例中的技術(shù)方案進行清楚、完整地描述,顯然,所描述的實施例僅僅是本實用新型一部分實施例,而不是全部的實施例。基于本實用新型中的實施例,本領(lǐng)域普通技術(shù)人員在沒有做出創(chuàng)造性勞動前提下所獲得的所有其他實施例,都屬于本實用新型保護的范圍。
[0011]請參閱圖1,本實用新型實施例中,一種教學(xué)投影儀負電壓控制電路,包括時基芯片Ul、電阻R1、電容Cl、二極管VDl、三極管VTl和二極管VDZ,電阻Rl—端分別連接電源VCC、電阻R2、時基芯片Ul引腳4、時基芯片Ul引腳8和三極管VT2集電極,電阻Rl另一端分別連接時基芯片Ul引腳2、接地電容Cl、電阻R3、二極管VD4正極和時基芯片Ul引腳6,二極管VD4負極分別連接接地電容C2和時基芯片Ul引腳5,所述電阻R3另一端連接三極管VTl集電極,三極管VTl發(fā)射極連接時基芯片Ul引腳7,三極管VTl基極分別連接二極管VDZ負極和電阻R2另一端,二極管VDZ正極分別連接輸出端Vo、接地電容C3和二極管VD3正極,二極管VD3負極分別連接接地二極管VD2正極和電容C4,電容C4另一端分別連接二極管VDl正極和三極管VT2發(fā)射極,三極管VT2基極連接電阻R4,電阻R4另一端分別連接二極管VDl負極和時基芯片Ul引腳3;所述時基芯片Ul為NE555。
[0012]二極管VDZ為穩(wěn)壓二極管。
[0013]電源VCC電壓為9V。
[0014]本實用新型的工作原理是:請參閱圖1,NE555和R1、C1、VT1等組成一多諧振蕩器,振蕩頻率由R1、C1、R3等決定,Cl通過Rl充電,當(dāng)6腳的電壓充到高于其閥值電平2/3VCC時,NE555被復(fù)位,3腳為低電平,Cl上的電荷通過R3、VT1至集成塊內(nèi)部(7腳)的放電管放電。當(dāng)放電至低于2腳的觸發(fā)電平1/3VCC時,NE555被置位,NE555輸出高電平,每次的高電平(正脈沖)使VT2導(dǎo)通,并對C4充電,當(dāng)NE555的3腳為低電平時,C4通過C3、VD3、VD1放電,則電荷轉(zhuǎn)移至C3上,獲得-5V的穩(wěn)壓輸出,其電流為O?50mA。
[0015]VDZ是穩(wěn)壓二極管,當(dāng)負的輸出電壓促使其導(dǎo)通時,VTl保持截止?fàn)顟B(tài)。當(dāng)負載電流使C3放電到一定程度時,VDZ截止,VTl導(dǎo)通,此時Cl又開始充電,NE555的振蕩頻率隨輸出端Vo負載變化有一定的變化,電源負載調(diào)整率約為1.5%。
[0016]對于本領(lǐng)域技術(shù)人員而言,顯然本實用新型不限于上述示范性實施例的細節(jié),而且在不背離本實用新型的精神或基本特征的情況下,能夠以其他的具體形式實現(xiàn)本實用新型。因此,無論從哪一點來看,均應(yīng)將實施例看作是示范性的,而且是非限制性的,本實用新型的范圍由所附權(quán)利要求而不是上述說明限定,因此旨在將落在權(quán)利要求的等同要件的含義和范圍內(nèi)的所有變化囊括在本實用新型內(nèi)。不應(yīng)將權(quán)利要求中的任何附圖標(biāo)記視為限制所涉及的權(quán)利要求。
[0017]此外,應(yīng)當(dāng)理解,雖然本說明書按照實施方式加以描述,但并非每個實施方式僅包含一個獨立的技術(shù)方案,說明書的這種敘述方式僅僅是為清楚起見,本領(lǐng)域技術(shù)人員應(yīng)當(dāng)將說明書作為一個整體,各實施例中的技術(shù)方案也可以經(jīng)適當(dāng)組合,形成本領(lǐng)域技術(shù)人員可以理解的其他實施方式。
【主權(quán)項】
1.一種教學(xué)投影儀負電壓控制電路,包括時基芯片Ul、電阻Rl、電容Cl、二極管VDl、三極管VTl和二極管VDZ,其特征在于,所述電阻Rl—端分別連接電源VCC、電阻R2、時基芯片Ul引腳4、時基芯片Ul引腳8和三極管VT2集電極,電阻Rl另一端分別連接時基芯片Ul引腳2、接地電容Cl、電阻R3、二極管VD4正極和時基芯片Ul引腳6,二極管VD4負極分別連接接地電容C2和時基芯片Ul引腳5,所述電阻R3另一端連接三極管VTl集電極,三極管VTl發(fā)射極連接時基芯片Ul引腳7,三極管VTl基極分別連接二極管VDZ負極和電阻R2另一端,二極管VDZ正極分別連接輸出端Vo、接地電容C3和二極管VD3正極,二極管VD3負極分別連接接地二極管VD2正極和電容C4,電容C4另一端分別連接二極管VDl正極和三極管VT2發(fā)射極,三極管VT2基極連接電阻R4,電阻R4另一端分別連接二極管VDl負極和時基芯片Ul引腳3;所述時基芯片Ul為NE555。2.根據(jù)權(quán)利要求1所述的教學(xué)投影儀負電壓控制電路,其特征在于,所述二極管VDZ為穩(wěn)壓二極管。3.根據(jù)權(quán)利要求1所述的教學(xué)投影儀負電壓控制電路,其特征在于,所述電源VCC電壓為9V。
【專利摘要】本實用新型公開了一種教學(xué)投影儀負電壓控制電路,包括時基芯片U1、電阻R1、電容C1、二極管VD1、三極管VT1和二極管VDZ,電阻R1一端分別連接電源VCC、電阻R2、時基芯片U1引腳4、時基芯片U1引腳8和三極管VT2集電極,電阻R1另一端分別連接時基芯片U1引腳2、接地電容C1、電阻R3、二極管VD4正極和時基芯片U1引腳6,二極管VD4負極分別連接接地電容C2和時基芯片U1引腳5,所述電阻R3另一端連接三極管VT1集電極,三極管VT1發(fā)射極連接時基芯片U1引腳7,三極管VT1基極分別連接二極管VDZ負極和電阻R2另一端。本實用新型采用NE555作為控制芯片,電路結(jié)構(gòu)簡單,成本低,體積小,穩(wěn)定性高。
【IPC分類】H02M3/07
【公開號】CN205265524
【申請?zhí)枴緾N201520960330
【發(fā)明人】漆嬌, 周平
【申請人】江西工程學(xué)院
【公開日】2016年5月25日
【申請日】2015年11月27日