一種時(shí)鐘電路的制作方法
【技術(shù)領(lǐng)域】
[0001]本實(shí)用新型屬于電子技術(shù)領(lǐng)域,涉及一種時(shí)鐘電路。
【背景技術(shù)】
[0002]時(shí)鐘電路通常用于產(chǎn)生準(zhǔn)確的時(shí)鐘來驅(qū)動(dòng)設(shè)備運(yùn)行,時(shí)鐘電路控制著設(shè)備的運(yùn)行節(jié)奏,所以時(shí)鐘電路的準(zhǔn)確度和重要。
[0003]但是現(xiàn)今使用的準(zhǔn)確的時(shí)鐘電路普遍存在結(jié)構(gòu)復(fù)雜,制造成本昂貴的缺點(diǎn)。所以現(xiàn)在需要一種結(jié)構(gòu)簡(jiǎn)單、準(zhǔn)確度高、制造成本低的時(shí)鐘電路。
【發(fā)明內(nèi)容】
[0004]本實(shí)用新型的目的是針對(duì)現(xiàn)有的技術(shù)存在上述問題,提出了一種結(jié)構(gòu)簡(jiǎn)單、準(zhǔn)確度高、制造成本低的時(shí)鐘電路。
[0005]本實(shí)用新型的目的可通過下列技術(shù)方案來實(shí)現(xiàn):一種時(shí)鐘電路,包括電阻R1、電容Cl、電容C2、磁珠L1、反相器Ul以及晶振;所述晶振上設(shè)有電源輸入端、輸出端、NC端以及接地端;晶振的電源輸入端經(jīng)磁珠LI連接電壓輸入端,晶振的電源輸入端經(jīng)電容Cl接地,且晶振的電源輸入端還經(jīng)電容Cl連接反相器Ul的輸入端;晶振的電源輸入端與晶振的NC端相連并連接到反相器Ul的輸入端;晶振的輸出端經(jīng)電阻R5連反相器Ul的輸入端,所述晶振的輸出端還與電容C2相連,電容C2接地;所述晶振的接地端接地;反相器的輸出端連接總電路的輸出端。
[0006]進(jìn)一步地,所述電容Cl的取值為0.01微法,電容C2的取值為22皮法,晶振的規(guī)格為30MHZ,電阻Rl的取值為100歐姆。
[0007]與現(xiàn)有技術(shù)相比,本實(shí)用新型具有結(jié)構(gòu)簡(jiǎn)單、準(zhǔn)確度高、制造成本低的優(yōu)點(diǎn)。
【附圖說明】
[0008]圖1是時(shí)鐘電路的的電路圖。
【具體實(shí)施方式】
[0009]以下是本實(shí)用新型的具體實(shí)施例并結(jié)合附圖,對(duì)本實(shí)用新型的技術(shù)方案作進(jìn)一步的描述,但本實(shí)用新型并不限于這些實(shí)施例。
[0010]如圖1所示,本時(shí)鐘電路包括電阻R1、電容Cl、電容C2、磁珠L1、反相器Ul以及晶振;所述晶振上設(shè)有電源輸入端、輸出端、NC端以及接地端;晶振的電源輸入端經(jīng)磁珠LI連接電壓輸入端,晶振的電源輸入端經(jīng)電容Cl接地,且晶振的電源輸入端還經(jīng)電容Cl連接反相器Ul的輸入端;晶振的電源輸入端與晶振的NC端相連并連接到反相器Ul的輸入端;晶振的輸出端經(jīng)電阻R5連反相器Ul的輸入端,所述晶振的輸出端還與電容C2相連,電容C2接地;所述晶振的接地端接地;反相器的輸出端連接總電路的輸出端。
[0011]優(yōu)選地,所述電容Cl的取值為0.01微法,電容C2的取值為22皮法,晶振的規(guī)格為30MHZ,電阻Rl的取值為100歐姆。
[0012]電壓通過輸入端進(jìn)入時(shí)鐘電路,經(jīng)過磁珠的降噪后輸出給晶振的電源輸入端。晶振接收到電壓輸出后產(chǎn)生準(zhǔn)確的時(shí)鐘信號(hào)經(jīng)過電阻Rl后通過反相器調(diào)整過后從反相器的輸出端輸出。
[0013]本文中所描述的具體實(shí)施例僅僅是對(duì)本實(shí)用新型精神作舉例說明。本實(shí)用新型所屬技術(shù)領(lǐng)域的技術(shù)人員可以對(duì)所描述的具體實(shí)施例做各種各樣的修改或補(bǔ)充或采用類似的方式替代,但并不會(huì)偏離本實(shí)用新型的精神或者超越所附權(quán)利要求書所定義的范圍。
【主權(quán)項(xiàng)】
1.一種時(shí)鐘電路,其特征在于,所述時(shí)鐘電路包括電阻R1、電容Cl、電容C2、磁珠L1、反相器Ul以及晶振;所述晶振上設(shè)有電源輸入端、輸出端、NC端以及接地端;晶振的電源輸入端經(jīng)磁珠LI連接電壓輸入端,晶振的電源輸入端經(jīng)電容Cl接地,且晶振的電源輸入端還經(jīng)電容Cl連接反相器Ul的輸入端;晶振的電源輸入端與晶振的NC端相連并連接到反相器Ul的輸入端;晶振的輸出端經(jīng)電阻R5連反相器Ul的輸入端,所述晶振的輸出端還與電容C2相連,電容C2接地;所述晶振的接地端接地;反相器的輸出端連接總電路的輸出端。2.根據(jù)權(quán)利要求1所述的一種時(shí)鐘電路,其特征在于,所述電容Cl的取值為0.0l微法,電容C2的取值為22皮法,晶振的規(guī)格為30MHZ,電阻Rl的取值為100歐姆。
【專利摘要】本實(shí)用新型提供了一種時(shí)鐘電路,屬于電子技術(shù)領(lǐng)域。它解決了現(xiàn)有的時(shí)鐘電路結(jié)構(gòu)復(fù)雜,制造成本高的問題。本模擬輸入電路包括電阻R1、電容C1、電容C2、磁珠L1、反相器U1以及晶振。本模擬輸入電路具有結(jié)構(gòu)簡(jiǎn)單、準(zhǔn)確度高、制造成本低的優(yōu)點(diǎn)。
【IPC分類】H03K3/02
【公開號(hào)】CN204681328
【申請(qǐng)?zhí)枴緾N201520401509
【發(fā)明人】陳建波
【申請(qǐng)人】寧波興泰機(jī)械有限公司
【公開日】2015年9月30日
【申請(qǐng)日】2015年6月12日