日韩成人黄色,透逼一级毛片,狠狠躁天天躁中文字幕,久久久久久亚洲精品不卡,在线看国产美女毛片2019,黄片www.www,一级黄色毛a视频直播

用于實(shí)現(xiàn)時(shí)鐘切換的合并單元的對時(shí)時(shí)鐘系統(tǒng)的制作方法

文檔序號(hào):7755164閱讀:280來源:國知局
專利名稱:用于實(shí)現(xiàn)時(shí)鐘切換的合并單元的對時(shí)時(shí)鐘系統(tǒng)的制作方法
技術(shù)領(lǐng)域
本發(fā)明屬于電力自動(dòng)化技術(shù)領(lǐng)域。涉及一種智能變電站合并單元裝置,更準(zhǔn)確地 說本發(fā)明涉及一種基于IEC61588 BMC算法的合并單元的時(shí)鐘切換的處理方法。
背景技術(shù)
目前在電力系統(tǒng)獲得廣泛應(yīng)用的是電磁式電流、電壓互感器。隨著電力系統(tǒng)向大 容量,高電壓等級(jí)方向發(fā)展,傳統(tǒng)的電磁式互感器逐漸暴露出許多缺點(diǎn)。近年來,隨著電子 技術(shù)和光纖通訊的快速發(fā)展,電子式互感器在技術(shù)上也獲得長足進(jìn)步,并有部分產(chǎn)品在現(xiàn) 場應(yīng)用。合并單元作為電子式互感器與間隔層智能電子設(shè)備間采樣數(shù)據(jù)的橋梁,已成為信 息采樣的重要設(shè)備。近年來,智能電網(wǎng)技術(shù)的蓬勃發(fā)展,以及IEC61850技術(shù)在電力系統(tǒng)領(lǐng)域內(nèi)的廣泛 應(yīng)用,對電力系統(tǒng)變電站綜合自動(dòng)化技術(shù)提出了新的要求,特別是對時(shí)間同步,要求繼電保 護(hù)裝置、自動(dòng)化裝置、測控裝置、安全穩(wěn)定控制系統(tǒng)等基于統(tǒng)一的時(shí)間基準(zhǔn)運(yùn)行,以滿足事 件順序記錄(SOE)、故障錄波、實(shí)時(shí)數(shù)據(jù)采集時(shí)間一致性要求。目前國內(nèi)有些地區(qū)電網(wǎng)已經(jīng)著手建立廣域動(dòng)態(tài)測量系統(tǒng) (Wide-AreaMeasurement/Monitoring System,簡稱 WAMS),用 GPS 的高精度授時(shí)功能實(shí)現(xiàn) 對監(jiān)測點(diǎn)電量的同步采集,對于智能變電站就要求合并單元利用GPS進(jìn)行同步采集。但是GPS對時(shí)原來的方式一般為秒脈沖和B碼,IEC61588 (簡稱PTP,Precision Time Protocol)是一種網(wǎng)絡(luò)時(shí)間同步協(xié)議,它的出現(xiàn),為替代秒脈沖和B碼對時(shí)提供了一 種切實(shí)可行的實(shí)現(xiàn)方案。IEC61588協(xié)議將網(wǎng)絡(luò)中的時(shí)鐘分為三種普通時(shí)鐘,邊界時(shí)鐘和透明時(shí)鐘。其中 透明時(shí)鐘又根據(jù)測算鏈路延遲時(shí)間分為E2E透明時(shí)鐘和P2P透明時(shí)鐘。只有一個(gè)PTP端口 的時(shí)鐘叫普通時(shí)鐘;有兩個(gè)或更多的PTP端口且每個(gè)端口均能提供獨(dú)立的PTP通信的時(shí)鐘 叫邊界時(shí)鐘;而有兩個(gè)或更多的PTP端口但只依賴其他端口時(shí)鐘測算駐留時(shí)間或鏈路延遲 的時(shí)鐘叫透明時(shí)鐘。同時(shí),在系統(tǒng)中根據(jù)相互之間通信關(guān)系又可以將網(wǎng)絡(luò)中的時(shí)鐘分為主 時(shí)鐘(master),從時(shí)鐘(slave)和被動(dòng)時(shí)鐘(passive),一個(gè)PTP通信子網(wǎng)內(nèi)只有一個(gè)主時(shí) 鐘,其余的是從時(shí)鐘或被動(dòng)時(shí)鐘。主時(shí)鐘為整個(gè)系統(tǒng)提供標(biāo)準(zhǔn)時(shí)鐘,每隔一定的時(shí)間將其本 地時(shí)間發(fā)布到網(wǎng)絡(luò)上,從時(shí)鐘接收主時(shí)鐘的時(shí)間信息,進(jìn)行相應(yīng)的計(jì)算,調(diào)整時(shí)間偏差,與 主時(shí)鐘同步。主從時(shí)鐘通過收發(fā)標(biāo)準(zhǔn)的帶有精確時(shí)間戳信息的對時(shí)報(bào)文,并根據(jù)自身收發(fā)報(bào)文 產(chǎn)生的時(shí)間戳,計(jì)算出時(shí)鐘偏差(Offset)和鏈路延遲(Delay)。這種實(shí)現(xiàn)機(jī)制在一定程度 上借鑒了 NTP的客戶機(jī)/服務(wù)器時(shí)間同步的往返時(shí)延計(jì)算模式。但是,與NTP協(xié)議不同, IEC61588實(shí)現(xiàn)主從同步的特殊之處在于時(shí)鐘收發(fā)報(bào)文的精確時(shí)刻是通過接近于物理層 的介質(zhì)獨(dú)立接口處(MII) “加蓋”的。由于通信協(xié)議棧的執(zhí)行過程中的不確定性很大,使通 信棧的延時(shí)抖動(dòng)相對很大,這對同步的精度產(chǎn)生了較大的影響。將時(shí)間戳“加蓋”位置從應(yīng) 用層下移至MAC層,或進(jìn)一步移至PHY層將大大減小延時(shí)的抖動(dòng)。
IEC61588通過硬件和軟件實(shí)現(xiàn)相結(jié)合的方式,可以實(shí)現(xiàn)亞微秒級(jí)的高精度時(shí)間同 步。IEC61588同步系統(tǒng)是一種發(fā)布者和接收者組成的系統(tǒng),在系統(tǒng)的運(yùn)行過程中,主時(shí)鐘擔(dān) 任著時(shí)間發(fā)布者的角色,每經(jīng)過一個(gè)固定的時(shí)間間隔將本地時(shí)間發(fā)布到網(wǎng)絡(luò)上,從時(shí)鐘則 根據(jù)的自己的域和優(yōu)先級(jí)進(jìn)行時(shí)間的接收,通過最佳主時(shí)鐘算法(BMC算法)選擇一個(gè)最佳 主時(shí)鐘,到達(dá)和主時(shí)鐘的網(wǎng)絡(luò)同步。本發(fā)明公開了一種基于IEC61588 BMC算法的合并單元的時(shí)鐘切換的處理方法,為 基于IEC61588的合并單元精確測量提供可靠保證。

發(fā)明內(nèi)容
為解決現(xiàn)有技術(shù)的不足,本發(fā)明的目的是1、提供一種基于IEC61588 BMC算法的合并單元的時(shí)鐘切換的處理方法;2、提供一種基于合并單元的時(shí)鐘切換的守時(shí)方法,在時(shí)鐘切換結(jié)束后合并單元重 新進(jìn)入守時(shí)模式,可達(dá)到合并單元的無縫切換。為實(shí)現(xiàn)上述目的,本發(fā)明是通過以下的技術(shù)方案來實(shí)現(xiàn)的一種用于實(shí)現(xiàn)時(shí)鐘切換的合并單元的對時(shí)時(shí)鐘系統(tǒng),主時(shí)鐘和從時(shí)鐘分別通過交 換機(jī)與合并單元相連,各電子式互感器經(jīng)采樣脈沖同步后將采樣值上送到合并單元,合并 單元將各相互感器數(shù)據(jù)合并后送至保護(hù)測控單元裝置,其特征在于所述合并單元包括合 并單元CPU及與其相連的FPGA模塊,所述FPGA模塊與守時(shí)晶振相連,在所述合并單元CPU中設(shè)置有最佳主時(shí)鐘確認(rèn)模塊,用于確立網(wǎng)絡(luò)中的最佳主時(shí) 鐘,以便于實(shí)現(xiàn)時(shí)間同步,所述最佳主時(shí)鐘確認(rèn)模塊包括以下功能模塊時(shí)鐘端口狀態(tài)模塊用于計(jì)算每個(gè)時(shí)鐘端口的狀態(tài),利用時(shí)鐘各端口接收到的 Announce報(bào)文和同步報(bào)文中的信息決定本地時(shí)鐘端口的狀態(tài),并更新本地時(shí)鐘數(shù)據(jù)集;數(shù)據(jù)集比較模塊用于計(jì)算兩個(gè)相關(guān)時(shí)鐘端口數(shù)據(jù)集的二進(jìn)制關(guān)系,并為時(shí)鐘端 口狀態(tài)模塊提供必要的數(shù)據(jù)信息;前述的用于實(shí)現(xiàn)時(shí)鐘切換的合并單元的對時(shí)時(shí)鐘系統(tǒng),其特征在于在數(shù)據(jù)集比 較模塊中,超主時(shí)鐘相同或等效的情況下,根據(jù)本地時(shí)鐘與超主時(shí)鐘的網(wǎng)絡(luò)拓?fù)浣Y(jié)構(gòu)遠(yuǎn)近, 或接收超主時(shí)鐘同步報(bào)文的頻率判別時(shí)鐘的優(yōu)劣,同步報(bào)文發(fā)送頻率越小,同步性能越好, 以便時(shí)鐘端口狀態(tài)模塊選出合適的時(shí)鐘作為主時(shí)鐘。前述的用于實(shí)現(xiàn)時(shí)鐘切換的合并單元的對時(shí)時(shí)鐘系統(tǒng),其特征在于在所述時(shí)鐘 端口狀態(tài)模塊中,所述超主時(shí)鐘設(shè)有兩個(gè),設(shè)定其中一個(gè)超主時(shí)鐘為主時(shí)鐘、另一個(gè)超主時(shí) 鐘為從時(shí)鐘后,當(dāng)其中一個(gè)超主時(shí)鐘失效的時(shí)候,可由另一個(gè)超主時(shí)鐘接替原超主時(shí)鐘的 運(yùn)行,在主從時(shí)鐘進(jìn)行切換的時(shí)候,各節(jié)點(diǎn)時(shí)鐘端口的狀態(tài)也發(fā)生變化,更新本地時(shí)鐘的端 口狀態(tài),并重新選擇一個(gè)最佳主時(shí)鐘,實(shí)現(xiàn)時(shí)間同步。前述的對時(shí)時(shí)鐘系統(tǒng)的時(shí)鐘切換方法,其特征在于包括以下步驟1)FPGA模塊接收外部接入IEC61588同步信號(hào)后,判斷同步信號(hào)是否有效,有效則 根據(jù)同步信號(hào)利用外置的守時(shí)晶振分頻出所需要的同步采樣脈沖并輸出秒脈沖(Ipps),輸 出同步采樣脈沖給電子式互感器,采樣脈沖的同步誤差不大于lus,同步采樣過程中,數(shù)據(jù) 采樣脈沖由秒脈沖鎖定,保證同步采樣脈沖均勻分布在每秒內(nèi);2)合并單元與保護(hù)測控單元之間通過IEC61850-9-2報(bào)文實(shí)現(xiàn)通信;
3)當(dāng)合并單元與主時(shí)鐘同步后,守時(shí)晶振也與主時(shí)鐘同步,保持相同的時(shí)鐘頻 率;4)當(dāng)主時(shí)鐘失效時(shí),F(xiàn)PGA模塊根據(jù)同步信號(hào)失效前所測出的外部晶振的頻率進(jìn) 行守時(shí),使其產(chǎn)生的同步采樣脈沖依然有較高精度;5)當(dāng)合并單元節(jié)點(diǎn)由最佳主時(shí)鐘確認(rèn)模塊更新本地時(shí)鐘的端口狀態(tài),并選擇從時(shí) 鐘作為當(dāng)前的最佳主時(shí)鐘后,將重新實(shí)現(xiàn)與從時(shí)鐘的時(shí)間同步。前述的對時(shí)時(shí)鐘系統(tǒng)的時(shí)鐘切換方法,其特征在于在所述步驟2)中, IEC61850-9-2報(bào)文結(jié)構(gòu)中,設(shè)有“時(shí)間同步標(biāo)志位”,當(dāng)合并單元與最佳主時(shí)鐘實(shí)現(xiàn)同步后, 該標(biāo)志位有效。本發(fā)明的有益效果是本發(fā)明為智能變電站的廣域同步采樣提供了一種基于 IEC61588的合并單元的同步方法,并解決了其在雙主時(shí)鐘源時(shí)的切換方法。本發(fā)明使得合 并單元具備亞微秒級(jí)的同步精度,并保證合并單元在時(shí)鐘切換過程中可達(dá)到無縫切換。本 發(fā)明可滿足智能變電站的保護(hù)、測控功能的不同應(yīng)用需求,既滿足了保護(hù)應(yīng)用的可靠性又 滿足測量的同步采樣精度。


圖1是合并單元與主、從時(shí)鐘的系統(tǒng)結(jié)構(gòu)圖;圖2是本發(fā)明中的合并單元功能結(jié)構(gòu)示意圖。
具體實(shí)施例方式以下結(jié)合附圖對本發(fā)明作具體的介紹。IEC61588功能的實(shí)現(xiàn)PowerPC在硬件上具備在MAC層打時(shí)間戳的功能,其特點(diǎn)是具有64位來自外部晶 振或內(nèi)部時(shí)鐘的自由運(yùn)行的計(jì)時(shí)器,可編程的時(shí)鐘源選擇,三個(gè)周期相位與1588計(jì)時(shí)器對 齊的可編程計(jì)時(shí)器輸出脈沖,支持納秒級(jí)精度的時(shí)間戳,輸出秒脈沖。BMC算法的實(shí)現(xiàn)BMC算法是IEC61588體系的核心算法。在IEC61588中,每個(gè)時(shí)鐘的端口狀態(tài)被分 為初始化狀態(tài)(PTP_INITIALIZING),主鐘狀態(tài)(PTP_MASTER),從鐘狀態(tài)(PTP_SLAVE),被動(dòng) 狀態(tài)(PTP_PASSIVE)等9種狀態(tài),而BMC算法的目的就是為了計(jì)算出每個(gè)時(shí)鐘端口的狀態(tài), 從而確立網(wǎng)絡(luò)中的最佳主時(shí)鐘,以便于實(shí)現(xiàn)時(shí)間同步。BMC算法本身是由兩部分組成的1.狀態(tài)決定算法用來計(jì)算每個(gè)時(shí)鐘端口的狀態(tài)。由于在實(shí)際系統(tǒng)運(yùn)行過程中, 會(huì)出現(xiàn)網(wǎng)絡(luò)中節(jié)點(diǎn)數(shù)目和網(wǎng)絡(luò)拓?fù)浣Y(jié)構(gòu)的變化,以及網(wǎng)絡(luò)中各時(shí)鐘自身的狀態(tài)變化等各種 狀況,使得網(wǎng)絡(luò)的狀態(tài)經(jīng)常發(fā)生變化,這也就必然導(dǎo)致網(wǎng)絡(luò)中各節(jié)點(diǎn)時(shí)鐘狀態(tài)的變化和最 佳主時(shí)鐘的變化。因此,在網(wǎng)絡(luò)內(nèi)節(jié)點(diǎn)之間進(jìn)行時(shí)間同步的同時(shí),節(jié)點(diǎn)的時(shí)鐘狀態(tài)也必然隨 之不斷的變化。狀態(tài)決定算法利用時(shí)鐘各端口接收到的Announce報(bào)文和同步報(bào)文中的信 息來決定本地時(shí)鐘端口的狀態(tài),并更新本地時(shí)鐘數(shù)據(jù)集。2.數(shù)據(jù)集比較算法用來計(jì)算兩個(gè)相關(guān)時(shí)鐘端口數(shù)據(jù)集的二進(jìn)制關(guān)系,它是BMC 算法的基礎(chǔ),并為狀態(tài)決定算法提供必要的數(shù)據(jù)信息。數(shù)據(jù)集比較算法中,除需要進(jìn)行計(jì) 算和比較本地時(shí)鐘自身的信息外,還需比較和本地時(shí)鐘相連的超主時(shí)鐘的信息。這樣可保證算法和時(shí)間同步系統(tǒng)的穩(wěn)定性。總的說來,首先數(shù)據(jù)集比較算法將選擇時(shí)間源(超主時(shí) 鐘)比較好的時(shí)鐘作為PTP子域的主時(shí)鐘,而不僅僅是只根據(jù)本地時(shí)鐘的屬性進(jìn)行選取,這 樣有利于保持算法和系統(tǒng)的穩(wěn)定性。其次在時(shí)間源(超主時(shí)鐘)相同或等效的情況下,應(yīng) 根據(jù)本地時(shí)鐘與超主時(shí)鐘的遠(yuǎn)近(網(wǎng)絡(luò)拓?fù)浣Y(jié)構(gòu)),或接收超主時(shí)鐘同步報(bào)文的頻率(理論 上說,同步報(bào)文發(fā)送頻率越小,同步性能越好,但也會(huì)占用較多的帶寬),判別時(shí)鐘的優(yōu)劣, 以便狀態(tài)決定算法選出合適的時(shí)鐘作為主時(shí)鐘。在變電站內(nèi),通常設(shè)有兩個(gè)超主時(shí)鐘,以提高整個(gè)變電站網(wǎng)絡(luò)時(shí)間同步的穩(wěn)定性 與可靠性。通過設(shè)定兩者的優(yōu)先級(jí),可設(shè)定其中的一個(gè)超主時(shí)鐘為主時(shí)鐘,另一個(gè)超主時(shí)鐘 為從時(shí)鐘。當(dāng)其中一個(gè)超主時(shí)鐘失效的時(shí)候,可由另一個(gè)超主時(shí)鐘接替原主鐘的運(yùn)行。在主 從時(shí)鐘進(jìn)行切換的時(shí)候,各節(jié)點(diǎn)時(shí)鐘端口的狀態(tài)也將發(fā)生變化,此時(shí)各節(jié)點(diǎn)將根據(jù)BMC算 法,更新本地時(shí)鐘的端口狀態(tài),并重新選擇一個(gè)最佳主時(shí)鐘,實(shí)現(xiàn)時(shí)間同步。時(shí)鐘切換過程中無縫切換的實(shí)現(xiàn)由圖2可見,裝置的FPGA模塊接收外部接入IEC61588同步信號(hào)后,判斷這些同步 信號(hào)是否有效,有效則根據(jù)這些同步信號(hào)利用外置的晶振分頻出所需要的同步采樣脈沖并 輸出秒脈沖(Ipps),輸出同步采樣脈沖給模擬數(shù)字轉(zhuǎn)換器件及光電互感器,采樣脈沖的同 步誤差不大于1US。同步采樣過程中,數(shù)據(jù)采樣脈沖由秒脈沖鎖定,保證同步采樣脈沖均勻 分布在每秒內(nèi)。而MU與保護(hù)裝置之間則通過IEC61850-9-2報(bào)文實(shí)現(xiàn)穩(wěn)定、可靠的通信。在 該報(bào)文結(jié)構(gòu)中,設(shè)有“時(shí)間同步標(biāo)志位”,當(dāng)MU與最佳主時(shí)鐘實(shí)現(xiàn)同步后,該標(biāo)志位將有效。 當(dāng)MU與主時(shí)鐘同步后,守時(shí)晶振也將與主時(shí)鐘同步,保持相同的時(shí)鐘頻率。當(dāng)主時(shí)鐘失效 的時(shí)候,F(xiàn)PGA模塊根據(jù)同步信號(hào)失效前所測出的外部晶振的頻率進(jìn)行守時(shí),使得其產(chǎn)生的 同步采樣脈沖依然有較高精度。FPGA模塊產(chǎn)生的同步采樣脈沖精度可達(dá)Ius內(nèi),失去同步 信號(hào)后守時(shí)精度能達(dá)到5us每小時(shí)。當(dāng)MU節(jié)點(diǎn)將根據(jù)BMC算法更新本地時(shí)鐘的端口狀態(tài), 并選擇從時(shí)鐘作為當(dāng)前的最佳主時(shí)鐘后,將重新實(shí)現(xiàn)與從時(shí)鐘的時(shí)間同步。以上已以較佳實(shí)施例公開了本發(fā)明,然其并非用以限制本發(fā)明,凡采用等同替換 或者等效變換方式所獲得的技術(shù)方案,均落在本發(fā)明的保護(hù)范圍之內(nèi)。
權(quán)利要求
一種用于實(shí)現(xiàn)時(shí)鐘切換的合并單元的對時(shí)時(shí)鐘系統(tǒng),主時(shí)鐘和從時(shí)鐘分別通過交換機(jī)與合并單元相連,各電子式互感器經(jīng)采樣脈沖同步后將采樣值上送到合并單元,合并單元將各相互感器數(shù)據(jù)合并后送至保護(hù)測控單元裝置,其特征在于所述合并單元包括合并單元CPU及與其相連的FPGA模塊,所述FPGA模塊與守時(shí)晶振相連,在所述合并單元CPU中設(shè)置有最佳主時(shí)鐘確認(rèn)模塊,用于確立網(wǎng)絡(luò)中的最佳主時(shí)鐘,以便于實(shí)現(xiàn)時(shí)間同步,所述最佳主時(shí)鐘確認(rèn)模塊包括以下功能模塊時(shí)鐘端口狀態(tài)模塊用于計(jì)算每個(gè)時(shí)鐘端口的狀態(tài),利用時(shí)鐘各端口接收到的Announce報(bào)文和同步報(bào)文中的信息決定本地時(shí)鐘端口的狀態(tài),并更新本地時(shí)鐘數(shù)據(jù)集;數(shù)據(jù)集比較模塊用于計(jì)算兩個(gè)相關(guān)時(shí)鐘端口數(shù)據(jù)集的二進(jìn)制關(guān)系,并為時(shí)鐘端口狀態(tài)模塊提供必要的數(shù)據(jù)信息。
2.根據(jù)權(quán)利要求1所述的用于實(shí)現(xiàn)時(shí)鐘切換的合并單元的對時(shí)時(shí)鐘系統(tǒng),其特征在 于在數(shù)據(jù)集比較模塊中,超主時(shí)鐘相同或等效的情況下,根據(jù)本地時(shí)鐘與超主時(shí)鐘的網(wǎng)絡(luò) 拓?fù)浣Y(jié)構(gòu)遠(yuǎn)近,或接收超主時(shí)鐘同步報(bào)文的頻率判別時(shí)鐘的優(yōu)劣,同步報(bào)文發(fā)送頻率越小, 同步性能越好,以便時(shí)鐘端口狀態(tài)模塊選出合適的時(shí)鐘作為主時(shí)鐘。
3.根據(jù)權(quán)利要求2所述的用于實(shí)現(xiàn)時(shí)鐘切換的合并單元的對時(shí)時(shí)鐘系統(tǒng),其特征在 于在所述時(shí)鐘端口狀態(tài)模塊中,所述超主時(shí)鐘設(shè)有兩個(gè),設(shè)定其中一個(gè)超主時(shí)鐘為主時(shí) 鐘、另一個(gè)超主時(shí)鐘為從時(shí)鐘后,當(dāng)其中一個(gè)超主時(shí)鐘失效的時(shí)候,可由另一個(gè)超主時(shí)鐘接 替原超主時(shí)鐘的運(yùn)行,在主從時(shí)鐘進(jìn)行切換的時(shí)候,各節(jié)點(diǎn)時(shí)鐘端口的狀態(tài)也發(fā)生變化,更 新本地時(shí)鐘的端口狀態(tài),并重新選擇一個(gè)最佳主時(shí)鐘,實(shí)現(xiàn)時(shí)間同步。
4.根據(jù)權(quán)利要求1所述的對時(shí)時(shí)鐘系統(tǒng)的時(shí)鐘切換方法,其特征在于包括以下步驟1)FPGA模塊接收外部接入IEC61588同步信號(hào)后,判斷同步信號(hào)是否有效,有效則根 據(jù)同步信號(hào)利用外置的守時(shí)晶振分頻出所需要的同步采樣脈沖并輸出秒脈沖,輸出同步采 樣脈沖給電子式互感器,采樣脈沖的同步誤差不大于lus,同步采樣過程中,數(shù)據(jù)采樣脈沖 由秒脈沖鎖定,保證同步采樣脈沖均勻分布在每秒內(nèi);2)合并單元與保護(hù)測控單元之間通過IEC61850-9-2報(bào)文實(shí)現(xiàn)通信;3)當(dāng)合并單元與主時(shí)鐘同步后,守時(shí)晶振也與主時(shí)鐘同步,保持相同的時(shí)鐘頻率;4)當(dāng)主時(shí)鐘失效時(shí),F(xiàn)PGA模塊根據(jù)同步信號(hào)失效前所測出的外部晶振的頻率進(jìn)行守 時(shí),使其產(chǎn)生的同步采樣脈沖依然有較高精度;5)當(dāng)合并單元節(jié)點(diǎn)由最佳主時(shí)鐘確認(rèn)模塊更新本地時(shí)鐘的端口狀態(tài),并選擇從時(shí)鐘作 為當(dāng)前的最佳主時(shí)鐘后,將重新實(shí)現(xiàn)與從時(shí)鐘的時(shí)間同步。
5.根據(jù)權(quán)利要求4所述的對時(shí)時(shí)鐘系統(tǒng)的時(shí)鐘切換方法,其特征在于在所述步驟2) 中,IEC61850-9-2報(bào)文結(jié)構(gòu)中,設(shè)有“時(shí)間同步標(biāo)志位”,當(dāng)合并單元與最佳主時(shí)鐘實(shí)現(xiàn)同步 后,該標(biāo)志位有效。
全文摘要
本發(fā)明公開了一種用于實(shí)現(xiàn)時(shí)鐘切換的合并單元的對時(shí)時(shí)鐘系統(tǒng),主時(shí)鐘和從時(shí)鐘分別通過交換機(jī)與合并單元相連,各電子式互感器經(jīng)采樣脈沖同步后將采樣值上送到合并單元,合并單元將各相互感器數(shù)據(jù)合并后送至保護(hù)測控單元裝置,其特征在于所述合并單元包括合并單元CPU及與其相連的FPGA模塊,所述FPGA模塊與守時(shí)晶振相連。本發(fā)明為智能變電站的廣域同步采樣提供了一種基于IEC61588的合并單元的同步方法,并解決了其在雙主時(shí)鐘源時(shí)的切換方法。本發(fā)明使得合并單元具備亞微秒級(jí)的同步精度,并保證合并單元在時(shí)鐘切換過程中可達(dá)到無縫切換。
文檔編號(hào)H04L12/56GK101895385SQ20101023674
公開日2010年11月24日 申請日期2010年7月26日 優(yōu)先權(quán)日2010年7月26日
發(fā)明者張濤, 沈健, 潘勇偉, 陸志浩 申請人:國電南瑞科技股份有限公司;上海華東電集能源信息有限公司;華東電網(wǎng)有限公司
網(wǎng)友詢問留言 已有0條留言
  • 還沒有人留言評(píng)論。精彩留言會(huì)獲得點(diǎn)贊!
1