日韩成人黄色,透逼一级毛片,狠狠躁天天躁中文字幕,久久久久久亚洲精品不卡,在线看国产美女毛片2019,黄片www.www,一级黄色毛a视频直播

網(wǎng)絡(luò)裝置及網(wǎng)絡(luò)聯(lián)機方法

文檔序號:7953328閱讀:187來源:國知局
專利名稱:網(wǎng)絡(luò)裝置及網(wǎng)絡(luò)聯(lián)機方法
技術(shù)領(lǐng)域
本發(fā)明關(guān)于一種網(wǎng)絡(luò)裝置,尤指一種包含有經(jīng)由第一接口來處理對應(yīng)第一實體鏈接層的數(shù)據(jù)的第一收發(fā)單元以及經(jīng)由第二接口來處理對應(yīng)第二實體鏈接層的第二收發(fā)單元的網(wǎng)絡(luò)裝置及應(yīng)用于該網(wǎng)絡(luò)裝置的網(wǎng)絡(luò)聯(lián)機方法。
背景技術(shù)
目前高分辨率多媒體接口(High Definition Multimedia Interface, HDMI) 1. 4 版后開始支持以太網(wǎng)絡(luò)(Ethernet)的傳輸,因此便可以通過高分辨率多媒體接口的連接線來取代傳統(tǒng)以太網(wǎng)絡(luò)的走線。但是在初期,系統(tǒng)廠商(例如數(shù)字多功能光驅(qū)(Digital Versatile Disc, DVD) 等)并無法確定客戶端的高分辨率多媒體接口都有支持1.4版本以及以太網(wǎng)絡(luò)的傳輸,所以系統(tǒng)廠商勢必在硬件上會保留傳統(tǒng)以太網(wǎng)絡(luò)接頭以及具有以太網(wǎng)絡(luò)功能的高分辨率多媒體接口接頭,如此一來,硬件上便需要設(shè)置兩組的媒體存取控制層電路加上實體鏈接層電路(MAC+PHY)。舉例來說,一組媒體存取控制層電路加上實體鏈接層電路借著RJ-45網(wǎng)絡(luò)線連接到非對稱數(shù)字用戶線路(Asymmetric Digital Subscriber Line,ADSL),而另一組媒體存取控制層電路加上實體鏈接層電路則借著高分辨率多媒體接口連接到電視,再由電視連接到非對稱數(shù)字用戶線路,如此一來,在網(wǎng)絡(luò)中就有可能會產(chǎn)生回路(Loop),而一旦網(wǎng)絡(luò)存在回路就會造成幀(Frame)在回路中循環(huán)與增生,甚至?xí)斐蓮V播風(fēng)暴(Broadcast Storm) 占用了大量的網(wǎng)絡(luò)頻寬,而要解決網(wǎng)絡(luò)回路的問題便要透過平衡樹協(xié)議(Spanning Tree Protocol, STP),然而,使用平衡樹協(xié)議的缺點將會大量消耗處理器以及內(nèi)存的資源。因此,如何避免網(wǎng)絡(luò)本身回路所造成的問題,實為該設(shè)計領(lǐng)域的重要課題之一。

發(fā)明內(nèi)容
本發(fā)明的目的之一在于提供一種包含有經(jīng)由第一接口來處理對應(yīng)第一實體鏈接層的數(shù)據(jù)的第一收發(fā)單元以及經(jīng)由第二接口來處理對應(yīng)第二實體鏈接層的第二收發(fā)單元的網(wǎng)絡(luò)裝置及透過一聯(lián)機協(xié)議來進(jìn)行網(wǎng)絡(luò)聯(lián)機的方法,以解決先前技術(shù)中可能會產(chǎn)生回路的問題。本發(fā)明的實施例披露了一種網(wǎng)絡(luò)裝置,包含有一第一收發(fā)單元、一第二收發(fā)單元以及一控制單元。該第一收發(fā)單元經(jīng)由一第一接口來處理對應(yīng)一第一實體鏈接層的數(shù)據(jù), 該第二收發(fā)單元經(jīng)由一第二接口來處理對應(yīng)一第二實體鏈接層的數(shù)據(jù),該控制單元用來處理對應(yīng)一媒體存取控制層的數(shù)據(jù),其中該控制單元依據(jù)一聯(lián)機協(xié)議來與該第一收發(fā)單元與該第二收發(fā)單元中至少其一相連接。本發(fā)明的實施例另披露了一種網(wǎng)絡(luò)聯(lián)機方法,包含有下列步驟使用一第一收發(fā)單元,以便經(jīng)由一第一接口來處理對應(yīng)一第一實體鏈接層的數(shù)據(jù);使用一第二收發(fā)單元,以便經(jīng)由一第二接口來處理對應(yīng)一第二實體鏈接層的數(shù)據(jù);使用一控制單元,以便處理對應(yīng)一媒體存取控制層的數(shù)據(jù);以及依據(jù)一聯(lián)機協(xié)議,將該控制單元與該第一收發(fā)單元與該第二收發(fā)單元中至少其一相連接。相較于現(xiàn)有技術(shù),本發(fā)明不但可以節(jié)省一個媒體存取控制層電路的面積,而且本發(fā)明雖然有兩個實體鏈接層電路,但是上層的媒體存取控制層電路只有一個,因此不會有形成回路的問題,故可以節(jié)省系統(tǒng)資源。此外,兩個實體鏈接層電路具有相同的硬件架構(gòu), 因此可以使用同一封裝,進(jìn)而節(jié)省成本。


圖1為本發(fā)明網(wǎng)絡(luò)裝置的第一實施例的示意圖。圖2為本發(fā)明網(wǎng)絡(luò)裝置的第二實施例的示意圖。圖3為本發(fā)明網(wǎng)絡(luò)裝置中的第一收發(fā)單元以及第二收發(fā)單元的示意圖。圖4為本發(fā)明網(wǎng)絡(luò)聯(lián)機方法的一操作范例的流程圖。圖5為本發(fā)明網(wǎng)絡(luò)聯(lián)機方法的另一操作范例的流程圖。符號說明100、200網(wǎng)絡(luò)裝置110第一收發(fā)單元120第二收發(fā)單元130、230控制單元115 第一接口125 第二接口250第三接口260芯片
具體實施例方式在說明書及后續(xù)的申請專利范圍當(dāng)中使用了某些詞匯來指稱特定的元件。所屬領(lǐng)域中具有通常知識者應(yīng)可理解,硬件制造商可能會用不同的名詞來稱呼同樣的元件。本說明書及后續(xù)的申請專利范圍并不以名稱的差異來作為區(qū)分元件的方式,而是以元件在功能上的差異來作為區(qū)分的準(zhǔn)則。在通篇說明書及后續(xù)的請求項當(dāng)中所提及的「包含」為一開放式的用語,故應(yīng)解釋成「包含但不限定于」。另外,「耦接」一詞在此包含任何直接及間接的電氣連接手段。因此,若文中描述一第一裝置耦接于一第二裝置,則代表該第一裝置可直接電氣連接于該第二裝置,或透過其它裝置或連接手段間接地電氣連接至該第二裝置。請參考圖1,圖1為本發(fā)明網(wǎng)絡(luò)裝置100的第一實施例的示意圖。如第1圖所示, 網(wǎng)絡(luò)裝置100包含有(但不局限于)一第一收發(fā)單元110、一第二收發(fā)單元120以及一控制單元130。第一收發(fā)單元110經(jīng)由一第一接口 115來處理對應(yīng)一第一實體鏈接層(PHY layer)的數(shù)據(jù),第二收發(fā)單元120經(jīng)由一第二接口 125來處理對應(yīng)一第二實體鏈接層(PHY layer)的數(shù)據(jù),而控制單元130則用來處理對應(yīng)一媒體存取控制層(MAC layer)的數(shù)據(jù),其中控制單元130依據(jù)一聯(lián)機協(xié)議來與第一收發(fā)單元110與第二收發(fā)單元120中至少其一相連接,請注意,在本發(fā)明的實施例中,第一接口 115以高分辨率多媒體接口為例以及第二接口 125以RJ-45網(wǎng)絡(luò)接口為例來說明本發(fā)明,然而,本發(fā)明并不以此為限。舉例來說,當(dāng)該聯(lián)機協(xié)議為第一收發(fā)單元110以及第二收發(fā)單元120皆未網(wǎng)絡(luò)聯(lián)機時,則控制單元130便依據(jù)該聯(lián)機協(xié)議而與第一收發(fā)單元110以及第二收發(fā)單元120相連接;當(dāng)該聯(lián)機協(xié)議為第一收發(fā)單元110與第二收發(fā)單元120的一收發(fā)單元有網(wǎng)絡(luò)聯(lián)機而第一收發(fā)單元110與第二收發(fā)單元120的另一收發(fā)單元沒有網(wǎng)絡(luò)聯(lián)機時,則控制單元130便依據(jù)該聯(lián)機協(xié)議而與有網(wǎng)絡(luò)聯(lián)機的該收發(fā)單元相連接來進(jìn)行網(wǎng)絡(luò)聯(lián)機,而與沒有網(wǎng)絡(luò)聯(lián)機的該收發(fā)單元便不作連接;當(dāng)該聯(lián)機協(xié)議為第一收發(fā)單元110以及第二收發(fā)單元120皆有網(wǎng)絡(luò)聯(lián)機時,則控制單元130便選擇與第一收發(fā)單元110以及第二收發(fā)單元120的其中之一相連接,意即,控制單元130會依據(jù)實際需求而隨時可在第一收發(fā)單元110以及第二收發(fā)單元120之間作切換。請注意,在此實施例中,控制單元130與第一收發(fā)單元110以及第二收發(fā)單元120 可以設(shè)置于同一芯片內(nèi),但這不是本發(fā)明的限制條件,在本發(fā)明的其它實施例中,控制單元 130與第一收發(fā)單元110可分別設(shè)置于不同芯片,控制單元130與第二收發(fā)單元120可分別設(shè)置于不同芯片,如圖2所示,圖2為本發(fā)明網(wǎng)絡(luò)裝置200的第二實施例的示意圖。圖2 的網(wǎng)絡(luò)裝置200的架構(gòu)與圖1的網(wǎng)絡(luò)裝置100類似,而兩者不同之處在于圖2所示的網(wǎng)絡(luò)裝置200中,控制單元230與第一收發(fā)單元110以及第二收發(fā)單元120分別設(shè)置于不同芯片中,舉例來說,第一收發(fā)單元110以及第二收發(fā)單元120設(shè)置于同一芯片沈0中,控制單元230通過一第三接口 250外接于第一收發(fā)單元110以及第二收發(fā)單元120,然而,本發(fā)明并不以此為限,在本發(fā)明其它實施例中,第一收發(fā)單元110以及第二收發(fā)單元120可以是單一實體鏈接層芯片(Single PHY),以及控制單元230通過一第三接口 250外接于第一收發(fā)單元110以及第二收發(fā)單元120。請注意,第三接口 250可以是一媒體獨立接口(Media Independent Interface, Mil)、一簡化媒體獨立接口(Reverse Media Independent hterface,RMII)、一千兆位媒體獨立接口(Gigabit Media Independent Interface, GMII)或一簡化千兆位媒體獨立接口(Reverse Gigabit Media Independent Interface,RGMII),但此并非本發(fā)明的限制條件。由于熟知此項技術(shù)人士應(yīng)可輕易了解這些接口的相關(guān)技術(shù)內(nèi)容,故在此便不再贅述。請參考圖3,圖3為本發(fā)明網(wǎng)絡(luò)裝置100/200中的第一收發(fā)單元110以及第二收發(fā)單元120的示意圖。如第3圖所示,第一收發(fā)單元110以及第二收發(fā)單元120都包含有 (但不局限于)一數(shù)字模擬轉(zhuǎn)換器(digital-to-analog converter, DAC)112以及一模擬數(shù)字轉(zhuǎn)換器(analog-to-digital converter, ADC) 114,亦即,圖3所示的數(shù)字模擬轉(zhuǎn)換器 112以及模擬數(shù)字轉(zhuǎn)換器114的組合可以視為第一收發(fā)單元110/第二收發(fā)單元120。對于第一收發(fā)單元110而言,數(shù)字模擬轉(zhuǎn)換器112以及模擬數(shù)字轉(zhuǎn)換器114會連接至第一接口 115,數(shù)字模擬轉(zhuǎn)換器112用來依據(jù)一控制信號CS來將第一收發(fā)單元110所要傳輸?shù)囊粋鬏斝盘朤S的一第一邏輯電平(例如高邏輯電平“1”)轉(zhuǎn)換為一第一電壓電平以及將傳輸信號TS的一第二邏輯電平(例如低邏輯電平“0”)轉(zhuǎn)換為一第二電壓電平,模擬數(shù)字轉(zhuǎn)換器114用來依據(jù)控制信號CS將第一收發(fā)單元110所接收到一接收信號RS中的該第一電壓電平轉(zhuǎn)換成該第一邏輯電平,以及將該接收信號中的該第二電壓電平轉(zhuǎn)換成該第二邏輯電平。值得注意的是,該第一電壓電平以及該第二電壓電平的電壓差等于第一接口 115所支持的電壓振幅。另一方面,對于第二收發(fā)單元120而言,數(shù)字模擬轉(zhuǎn)換器112以及模擬數(shù)字轉(zhuǎn)換器 114會連接至第二接口 125,數(shù)字模擬轉(zhuǎn)換器122用來依據(jù)控制信號CS來將第二收發(fā)單元 120所要傳輸?shù)囊粋鬏斝盘朤S的一第一邏輯電平(例如高邏輯電平“1”)轉(zhuǎn)換為一第三電壓電平以及將傳輸信號TS的一第二邏輯電平(例如低邏輯電平“0”)轉(zhuǎn)換為一第四電壓電平,模擬數(shù)字轉(zhuǎn)換器1 用來依據(jù)控制信號CS將第二收發(fā)單元120所接收到一接收信號RS中的該第三電壓電平轉(zhuǎn)換成該第一邏輯電平,以及將該接收信號中的該第四電壓電平轉(zhuǎn)換成該第二邏輯電平,該第三電壓電平以及該第四電壓電平的電壓差等于第二接口 125所支持的電壓振幅,此外,第一接口 115所支持的電壓振幅不同于第二接口 125所支持的電壓振幅。請注意,在本發(fā)明其它實施例中,第一收發(fā)單元110以及第二收發(fā)單元120也可以都另包含有一增益放大器,來依實際需求放大上述接收信號RS的該第二電壓電平或該第四電壓電平,此亦落入本發(fā)明的范疇。由上述圖3的說明可知,第一收發(fā)單元110以及第二收發(fā)單元120具有相同的硬件元件,其通過控制信號CS來支持不同接口的電壓振幅,也就是說,兩個收發(fā)單元(亦即第一收發(fā)單元Iio以及第二收發(fā)單元120)可以使用同一個封裝來節(jié)省成本,或者,在本發(fā)明其它實施例中,兩個收發(fā)單元也可以共享硬件元件。請參考圖4,圖4為本發(fā)明網(wǎng)絡(luò)聯(lián)機方法的一操作范例的流程圖,其包含(但不局限于)以下的步驟(請注意,假如可獲得實質(zhì)上相同的結(jié)果,則這些步驟并不一定要遵照圖 4所示的執(zhí)行次序來執(zhí)行)步驟S400:開始。步驟S410 使用一第一收發(fā)單元,以便經(jīng)由一第一接口來處理對應(yīng)一第一實體鏈接層的數(shù)據(jù)。步驟S420 使用一第二收發(fā)單元,以便經(jīng)由一第二接口來處理對應(yīng)一第二實體鏈接層的數(shù)據(jù)。步驟S430 使用一控制單元,以便處理對應(yīng)一媒體存取控制層的數(shù)據(jù),其中該控制單元依據(jù)一聯(lián)機協(xié)議來與該第一收發(fā)單元與該第二收發(fā)單元中至少其一相連接。請搭配圖4所示的各步驟以及圖1或圖2所示的各元件即可輕易了解各步驟如何運作,為簡潔起見,故于此便不再贅述。請參考圖5,圖5為本發(fā)明網(wǎng)絡(luò)聯(lián)機方法的另一操作范例的流程圖,其包含(但不局限于)以下的步驟(請注意,假若可獲得實質(zhì)上相同的結(jié)果,則這些步驟并不一定要遵照圖5所示的執(zhí)行次序來執(zhí)行):步驟S500:開始。步驟S510 使用一第一收發(fā)單元,以便經(jīng)由一第一接口來處理對應(yīng)一第一實體鏈接層的數(shù)據(jù)。步驟S520 使用一第二收發(fā)單元,以便經(jīng)由一第二接口來處理對應(yīng)一第二實體鏈接層的數(shù)據(jù)。步驟S530 使用一控制單元,以便處理對應(yīng)一媒體存取控制層的數(shù)據(jù),其中該控制單元依據(jù)一聯(lián)機協(xié)議來與該第一收發(fā)單元與該第二收發(fā)單元中至少其一相連接。步驟S540 該控制單元與該第一收發(fā)單元以及該第二收發(fā)單元相連接(該聯(lián)機協(xié)議為該第一收發(fā)單元以及該第二收發(fā)單元皆未網(wǎng)絡(luò)聯(lián)機)。步驟S550 該控制單元與有網(wǎng)絡(luò)聯(lián)機的該收發(fā)單元相連接,且與沒有網(wǎng)絡(luò)聯(lián)機的該收發(fā)單元沒有連接(該聯(lián)機協(xié)議為該第一收發(fā)單元與該第二收發(fā)單元的一收發(fā)單元有網(wǎng)絡(luò)聯(lián)機而該第一收發(fā)單元與該第二收發(fā)單元的另一收發(fā)單元沒有網(wǎng)絡(luò)聯(lián)機)。步驟S560 該控制單元選擇與該第一收發(fā)單元以及該第二收發(fā)單元的其中之一相連接(該聯(lián)機協(xié)議為該第一收發(fā)單元以及該第二收發(fā)單元皆有網(wǎng)絡(luò)聯(lián)機)。請搭配圖5所示的各步驟以及圖1或圖2所示的各元件即可輕易了解各步驟如何運作,為簡潔起見,故于此便不再贅述。上述各流程的步驟僅為本發(fā)明所舉可行的實施例,并非限制本發(fā)明的限制條件, 且在不違背本發(fā)明的精神的情況下,該些方法可另包含其它的中間步驟或者可將幾個步驟合并成單一步驟,以做適當(dāng)?shù)淖兓S缮峡芍?,本發(fā)明提供一種包含有經(jīng)由第一接口來處理對應(yīng)第一實體鏈接層的數(shù)據(jù)的第一收發(fā)單元以及經(jīng)由第二接口來處理對應(yīng)一第二實體鏈接層的第二收發(fā)單元的網(wǎng)絡(luò)裝置及應(yīng)用該網(wǎng)絡(luò)裝置的方法,也就是說,本發(fā)明提供兩個實體鏈接層電路加上一個媒體存取控制層電路,透過該聯(lián)機協(xié)議來進(jìn)行網(wǎng)絡(luò)聯(lián)機,相較于現(xiàn)有技術(shù),不但可以節(jié)省一個媒體存取控制層電路的面積,而且不會有形成回路的問題,故可以節(jié)省系統(tǒng)資源,此外,兩個實體鏈接層電路具有相同的硬件架構(gòu),因此可以使用同一個封裝,進(jìn)而節(jié)省成本。以上所述僅為本發(fā)明的較佳實施例,凡依本發(fā)明申請專利范圍所做的均等變化與修飾,皆應(yīng)屬本發(fā)明的涵蓋范圍。
權(quán)利要求
1.一種網(wǎng)絡(luò)裝置,包含有一第一收發(fā)單元,經(jīng)由一第一接口來處理對應(yīng)一第一實體鏈接層的數(shù)據(jù);一第二收發(fā)單元,經(jīng)由一第二接口來處理對應(yīng)一第二實體鏈接層的數(shù)據(jù);以及一控制單元,用來處理對應(yīng)一媒體存取控制層的數(shù)據(jù),其中所述控制單元依據(jù)一聯(lián)機協(xié)議來與所述第一收發(fā)單元與所述第二收發(fā)單元中至少其一相連接。
2.根據(jù)權(quán)利要求1所述的網(wǎng)絡(luò)裝置,其中,所述聯(lián)機協(xié)議為所述第一收發(fā)單元以及所述第二收發(fā)單元皆未網(wǎng)絡(luò)聯(lián)機,以及所述控制單元依據(jù)所述聯(lián)機協(xié)議而與所述第一收發(fā)單元以及所述第二收發(fā)單元相連接。
3.根據(jù)權(quán)利要求1所述的網(wǎng)絡(luò)裝置,其中,所述聯(lián)機協(xié)議為所述第一收發(fā)單元與所述第二收發(fā)單元的一收發(fā)單元有網(wǎng)絡(luò)聯(lián)機而所述第一收發(fā)單元與所述第二收發(fā)單元的另一收發(fā)單元沒有網(wǎng)絡(luò)聯(lián)機,以及所述控制單元依據(jù)所述聯(lián)機協(xié)議而與有網(wǎng)絡(luò)聯(lián)機的所述收發(fā)單元相連接,且與沒有網(wǎng)絡(luò)聯(lián)機的所述收發(fā)單元沒有連接。
4.根據(jù)權(quán)利要求1所述的網(wǎng)絡(luò)裝置,其中,所述聯(lián)機協(xié)議為所述第一收發(fā)單元以及所述第二收發(fā)單元皆有網(wǎng)絡(luò)聯(lián)機,則所述控制單元選擇與所述第一收發(fā)單元以及所述第二收發(fā)單元的其中之一相連接。
5.根據(jù)權(quán)利要求1所述的網(wǎng)絡(luò)裝置,其中,所述控制單元與所述第一收發(fā)單元分別設(shè)置于不同芯片,所述控制單元與所述第二收發(fā)單元分別設(shè)置于不同芯片,以及所述控制單元通過一第三接口外接于所述第一收發(fā)單元以及所述第二收發(fā)單元。
6.根據(jù)權(quán)利要求5所述的網(wǎng)絡(luò)裝置,其中,所述第三接口為一媒體獨立接口、一簡化媒體獨立接口、一千兆位媒體獨立接口或一簡化千兆位媒體獨立接口。
7.根據(jù)權(quán)利要求1所述的網(wǎng)絡(luò)裝置,其中,所述第一收發(fā)單元包含有一數(shù)字模擬轉(zhuǎn)換器,用來依據(jù)一控制信號來將所述第一收發(fā)單元所要傳輸?shù)囊粋鬏斝盘柕囊坏谝贿壿嬰娖睫D(zhuǎn)換為一第一電壓電平以及將所述傳輸信號的一第二邏輯電平轉(zhuǎn)換為一第二電壓電平;以及一模擬數(shù)字轉(zhuǎn)換器,用來依據(jù)所述控制信號來將所述第一收發(fā)單元所接收到一接收信號中的所述第一電壓電平轉(zhuǎn)換成所述第一邏輯電平,以及將所述接收信號中的所述第二電壓電平轉(zhuǎn)換成所述第二邏輯電平;其中,所述第一電壓電平以及所述第二電壓電平的電壓差等于所述第一接口所支持的電壓振幅。
8.根據(jù)權(quán)利要求7所述的網(wǎng)絡(luò)裝置,其中,所述第二收發(fā)單元包含有一數(shù)字模擬轉(zhuǎn)換器,用來依據(jù)所述控制信號來將所述第二收發(fā)單元所要傳輸?shù)囊粋鬏斝盘柕囊坏谝贿壿嬰娖睫D(zhuǎn)換為一第三電壓電平以及將所述傳輸信號的一第二邏輯電平轉(zhuǎn)換為一第四電壓電平;以及一模擬數(shù)字轉(zhuǎn)換器,用來依據(jù)所述控制信號來將所述第二收發(fā)單元所接收到一接收信號中的所述第三電壓電平轉(zhuǎn)換成所述第一邏輯電平,以及將所述接收信號中的所述第四電壓電平轉(zhuǎn)換成所述第二邏輯電平;其中,所述第三電壓電平以及所述第四電壓電平的電壓差等于所述第二接口所支持的電壓振幅,以及所述第一接口所支持的電壓振幅不同于所述第二接口所支持的電壓振幅。
9.根據(jù)權(quán)利要求1所述的網(wǎng)絡(luò)裝置,其中,所述第一接口為一高分辨率多媒體接口。
10.一種網(wǎng)絡(luò)聯(lián)機方法,包含有使用一第一收發(fā)單元,以便經(jīng)由一第一接口來處理對應(yīng)一第一實體鏈接層的數(shù)據(jù);使用一第二收發(fā)單元,以便經(jīng)由一第二接口來處理對應(yīng)一第二實體鏈接層的數(shù)據(jù);使用一控制單元,以便處理對應(yīng)一媒體存取控制層的數(shù)據(jù);以及依據(jù)一聯(lián)機協(xié)議,將所述控制單元與所述第一收發(fā)單元與所述第二收發(fā)單元中至少其一相連接。
11.根據(jù)權(quán)利要求10所述的方法,其中,將所述控制單元與所述第一收發(fā)單元與所述第二收發(fā)單元中至少其一相連接的步驟包含有當(dāng)所述聯(lián)機協(xié)議為所述第一收發(fā)單元以及所述第二收發(fā)單元皆未網(wǎng)絡(luò)聯(lián)機時,將所述控制單元與所述第一收發(fā)單元以及所述第二收發(fā)單元相連接。
12.根據(jù)權(quán)利要求10所述的方法,其中,將所述控制單元與所述第一收發(fā)單元與所述第二收發(fā)單元中至少其一相連接的步驟包含有當(dāng)所述聯(lián)機協(xié)議為所述第一收發(fā)單元與所述第二收發(fā)單元的一收發(fā)單元有網(wǎng)絡(luò)聯(lián)機而所述第一收發(fā)單元與所述第二收發(fā)單元的另一收發(fā)單元沒有網(wǎng)絡(luò)聯(lián)機時,將所述控制單元與有網(wǎng)絡(luò)聯(lián)機的所述收發(fā)單元相連接,且與沒有網(wǎng)絡(luò)聯(lián)機的所述收發(fā)單元沒有連接。
13.根據(jù)權(quán)利要求10所述的方法,其中,將所述控制單元與所述第一收發(fā)單元與所述第二收發(fā)單元中至少其一相連接的步驟包含有當(dāng)所述聯(lián)機協(xié)議為所述第一收發(fā)單元以及所述第二收發(fā)單元皆有網(wǎng)絡(luò)聯(lián)機時,選擇所述第一收發(fā)單元以及所述第二收發(fā)單元的其中之一來與所述控制單元相連接。
14.根據(jù)權(quán)利要求10所述的方法,其中,所述控制單元與所述第一收發(fā)單元分別設(shè)置于不同芯片,所述控制單元與所述第二收發(fā)單元分別設(shè)置于不同芯片,以及所述控制單元通過一第三接口外接于所述第一收發(fā)單元以及所述第二收發(fā)單元。
15.根據(jù)權(quán)利要求14所述的方法,其中,所述第三接口為一媒體獨立接口、一簡化媒體獨立接口、一千兆位媒體獨立接口或一簡化千兆位媒體獨立接口。
16.根據(jù)權(quán)利要求10所述的方法,其中,使用所述第一收發(fā)單元的步驟包含有依據(jù)一控制信號,將所述第一收發(fā)單元所要傳輸?shù)囊粋鬏斝盘柕囊坏谝贿壿嬰娖睫D(zhuǎn)換為一第一電壓電平以及將所述傳輸信號的一第二邏輯電平轉(zhuǎn)換為一第二電壓電平;以及依據(jù)所述控制信號,將所述第一收發(fā)單元所接收到一接收信號中的所述第一電壓電平轉(zhuǎn)換成所述第一邏輯電平,以及將所述接收信號中的所述第二電壓電平轉(zhuǎn)換成所述第二邏輯電平,其中,所述第一電壓電平以及所述第二電壓電平的電壓差等于所述第一接口所支持的電壓振幅。
17.根據(jù)權(quán)利要求16所述的方法,其中,使用所述第二收發(fā)單元的步驟包含有依據(jù)所述控制信號,將所述第二收發(fā)單元所要傳輸?shù)囊粋鬏斝盘柕囊坏谝贿壿嬰娖睫D(zhuǎn)換為一第三電壓電平以及將所述傳輸信號的一第二邏輯電平轉(zhuǎn)換為一第四電壓電平;以及依據(jù)所述控制信號,將所述第二收發(fā)單元所接收到一接收信號中的所述第三電壓電平轉(zhuǎn)換成所述第一邏輯電平,以及將所述接收信號中的所述第四電壓電平轉(zhuǎn)換成所述第二邏輯電平,其中,所述第三電壓電平以及所述第四電壓電平的電壓差等于所述第二接口所支持的電壓振幅,以及所述第一接口所支持的電壓振幅不同于所述第二接口所支持的電壓振幅。
18.根據(jù)權(quán)利要求10所述的方法,其中,所述第一接口為一高分辨率多媒體接口。
全文摘要
本發(fā)明提供了一種網(wǎng)絡(luò)裝置及一種網(wǎng)絡(luò)聯(lián)機方法,該網(wǎng)絡(luò)裝置包含有一第一收發(fā)單元、一第二收發(fā)單元以及一控制單元。該第一收發(fā)單元經(jīng)由一第一接口來處理對應(yīng)一第一實體鏈接層的數(shù)據(jù),該第二收發(fā)單元經(jīng)由一第二接口來處理對應(yīng)一第二實體鏈接層的數(shù)據(jù),該控制單元用來處理對應(yīng)一媒體存取控制層的數(shù)據(jù),其中,該控制單元依據(jù)一聯(lián)機協(xié)議來與該第一收發(fā)單元與該第二收發(fā)單元中至少其一相連接。
文檔編號H04L12/28GK102480401SQ20111033256
公開日2012年5月30日 申請日期2011年10月27日 優(yōu)先權(quán)日2010年11月29日
發(fā)明者徐子瀚, 梁禮涵, 郭協(xié)星, 黃亮維 申請人:瑞昱半導(dǎo)體股份有限公司
網(wǎng)友詢問留言 已有0條留言
  • 還沒有人留言評論。精彩留言會獲得點贊!
1