專利名稱:電話保留功能電路的制作方法
技術(shù)領(lǐng)域:
本發(fā)明是關(guān)于一種電話保留功能電路。
目前,一般電話機(jī)的保留功能是用于當(dāng)受話者有事暫時(shí)離開,或是接到不屬于自己的電話時(shí),可按下電話機(jī)上的保留鍵,對(duì)電話機(jī)加入負(fù)載,以使得電話不致于中斷,然后即可掛上話筒離開或是利用內(nèi)線將電話轉(zhuǎn)到其他分機(jī)上。接著,在重新拾起原話筒,或是拾起分機(jī)后,保留功能會(huì)自動(dòng)去除,以方便電話機(jī)的操作使用。市面上的電話機(jī)大多具有這種保留功能,且大部分的撥號(hào)器集成電路系統(tǒng)也備有保留功能的規(guī)格。但一般的電話機(jī)制造商卻校少利用撥號(hào)器集成電路上的保留功能,其主要的原因是因其不實(shí)用且不穩(wěn)定。
一般撥號(hào)器的控制時(shí)鐘脈沖是采用非重疊性(Non-Overlapped)時(shí)鐘脈沖,典型的時(shí)鐘脈沖產(chǎn)生電路如
圖1所示,至于所產(chǎn)生的時(shí)序關(guān)系則顯示在圖2中。又因一般的撥號(hào)器均強(qiáng)調(diào)低功率損耗,故在等待(standby)狀態(tài)中會(huì)將用以產(chǎn)生CLKIN信號(hào)的振蕩電路關(guān)掉,同時(shí)為了在下次起振時(shí)使所產(chǎn)生的控制時(shí)鐘脈沖不致錯(cuò)亂,時(shí)鐘脈沖產(chǎn)生電路將需處于重置狀態(tài)。其中,信號(hào)OSCOFF即是在振蕩器被關(guān)掉時(shí),用以重置相關(guān)信號(hào)的控制信號(hào)。
另外,由于集成電路的包裝成本和集成電路本身的腳數(shù)息息相關(guān),亦即腳數(shù)愈多,則包裝的成本也就愈高。因此在已有技術(shù)中便有一些方法是用以減少集成電路的腳數(shù)。請(qǐng)參閱圖3,以聯(lián)華電子股份有限公司的集成電路UM91214A/15A為例,其中,MODE IN是一三態(tài)輸入腳,即MODE IN腳可接至高電壓電源VDD或地線VSS或是懸空(floating)。其實(shí)施電路示于圖4中,請(qǐng)配合參閱圖5所示的掃描時(shí)序,首先當(dāng)MODE IN腳懸空時(shí),則在S34為邏輯“0”時(shí),MODE IN被加上高電平,并且在S2為邏輯“1”時(shí),將MODE IN腳的電平狀態(tài)存入鎖存器10內(nèi),而在S34為邏輯“1”時(shí),MODE IN腳被加上低電平,并在S4為邏輯“1”時(shí),將MODE IN腳的電平狀態(tài)存入另一鎖存器20內(nèi),如此可發(fā)現(xiàn)鎖存器10及20的輸出信號(hào)分別為SQ1等于邏輯“1”而SQ2等于邏輯“0”。同樣地,若MODE IN腳接至電源VDD時(shí),SQ1及SQ2均會(huì)等于邏輯“1”(即輸出高電平)。若MODE IN腳接至地線VSS時(shí),SQ1和SQ2均會(huì)等于邏輯“0”。由此可知經(jīng)由圖4的掃描電路,即可判斷MODE IN的三態(tài)輸入的電平狀態(tài)。前述的三態(tài)輸入電路雖可用以增加輸入的附加功能,如保留功能等,也可降低生產(chǎn)成本,但是由于其必須不斷地掃描輸入端口,才能檢測(cè)到輸入端口的狀態(tài),因此在注重省電的撥號(hào)器上,其應(yīng)用仍然受到相當(dāng)?shù)南拗啤?br>
在一般典型的撥號(hào)器中,其保留功能電路如圖6所示。其中,晶體管30及開關(guān)40為保留功能電路的外部應(yīng)用電路,開關(guān)40是設(shè)置于電話機(jī)面板上用以作為保留按鍵,圖中標(biāo)示HK的輸入端口是用以輸入話筒位置開關(guān)的狀態(tài)。當(dāng)拾起話筒時(shí),HK為邏輯“0”,而當(dāng)掛上話筒時(shí),HK為邏輯“1”,由于HK信號(hào)是由一延遲電路50及一反向器51經(jīng)若干時(shí)間的延遲后反向,再與HK信號(hào)做“或非”(NOR)邏輯運(yùn)算。因此當(dāng)拾起話筒時(shí),或非門52的輸出信號(hào)HR將出現(xiàn)一脈沖信號(hào)。此一脈沖信號(hào)是用以清除保留功能,所以當(dāng)一脈沖信號(hào)輸入至觸發(fā)器53時(shí),保留功能輸出HOLDOUT為邏輯“0”,然后每一次按保留鍵40將使保留功能狀態(tài)改變一次。另外,當(dāng)拾起分機(jī)時(shí),由于線上電壓的變化,亦可在晶體管的發(fā)射極產(chǎn)生一低電平脈沖以解除保留功能。但是這種方式具有幾項(xiàng)缺點(diǎn);首先,電話線上電壓的變化可用以解除保留功能,但也可能誤將電話由原來(lái)的非保留狀態(tài)變成保留狀態(tài)。其次,由于按鍵所產(chǎn)生的彈跳噪聲(bouncing noise)與電話線所產(chǎn)生的噪聲特性不同,因此僅在保留功能輸入端HOLDIN簡(jiǎn)單地加上去噪聲電容往往無(wú)法滿足對(duì)前述兩種噪聲的去除,因此導(dǎo)致保留功能不穩(wěn)定。
目前,各國(guó)制定的電信標(biāo)準(zhǔn)并不盡相同,一般而言,電話線上的電壓變化噪聲多訂在200ms~300ms以下。但因快速按鍵時(shí),按一個(gè)鍵可能僅需30ms的時(shí)間,所以保留按鍵及線上解除最好是分由兩個(gè)不同的輸入端口來(lái)完成??墒侨绱擞謺?huì)導(dǎo)致集成電路腳數(shù)因輸入端口變多而增加,相對(duì)地包裝成本也會(huì)提高。因此考慮到成本,大部分的撥號(hào)器集成電路仍采用一個(gè)輸入端口用做保留輸入。同時(shí),電話機(jī)廠商出于對(duì)實(shí)用性與穩(wěn)定性的考慮,大多仍未采用撥號(hào)器集成電路上的保留功能。
有鑒于此,為了增進(jìn)電話機(jī)內(nèi)撥號(hào)器集成電路的功效及實(shí)用性,本發(fā)明的目的即在于提出一種電話保留功能電路,其可在撥號(hào)器集成電路上提供穩(wěn)定的電話保留功能。
本發(fā)明的另一目的在于利用較少的輸入腳數(shù)在撥號(hào)器集成電路上制作電話保留功能電路,以節(jié)省撥號(hào)器集成電路的包裝成本。
本發(fā)明是一種電話保留功能電路,包括一三態(tài)輸入電路,分別用以做為保留按鍵,并機(jī)解除,及懸空狀態(tài)時(shí)無(wú)保留功能的輸入;
一高電平供應(yīng)電路,用以在保留功能未生效之前,拾起電話機(jī)話筒之后,提供一相同于并機(jī)解除電路的高阻抗電平,使得并機(jī)解除信號(hào)只有在保留功能生效后,才能經(jīng)由保留輸入腳解除保留功能;一保留功能輸入電路,用以在保留功能生效后,使保留按鍵在無(wú)論話筒是否掛上的情況下,均可經(jīng)由所述保留輸入腳改變保留功能的狀態(tài);及一掃描電路,用以在保留功能生效時(shí),交替地提供高阻抗的高電平或低電平掃描所述保留輸入腳,再以二存貯裝置分別存貯其電位狀態(tài),以判別保留輸入功能是否生效,而當(dāng)保留功能生效,則所述高電平供應(yīng)電路即停止供應(yīng)高阻抗的高電平給所述保留輸入腳。
基本上,本發(fā)明的保留功能電路,其輸入腳是三態(tài)輸入控制,在保留功能未生效之前,其輸入視電話機(jī)話筒是否拾起而定,若未拾起,則不提供任何電平至其輸入腳處,同時(shí)輸入腳的信號(hào)不會(huì)對(duì)集成電路產(chǎn)生任何觸發(fā)的動(dòng)作,亦即,保留按鍵和并機(jī)解除信號(hào)在此狀態(tài)下是無(wú)效的。直到話筒被拾起后,集成電路將加至輸入腳一高阻抗的高電平,此時(shí),并機(jī)解除信號(hào)不會(huì)對(duì)輸入腳產(chǎn)生作用,且電話線的噪聲也不會(huì)影響輸入腳的狀態(tài),但保留按鍵可以動(dòng)作,如此,一有保留按鍵輸入時(shí),在經(jīng)過(guò)若干的去彈跳噪聲時(shí)間后,保留功能便可生效。保留功能一旦生效,便會(huì)開始不斷地交替加至輸入腳高阻抗的高電平或低電平,此時(shí)保留功能按鍵及并機(jī)解除功能皆可動(dòng)作,但其去噪聲時(shí)間則并不一致,例如,一般去彈跳噪聲時(shí)間約為20ms,而去并機(jī)解除噪聲的時(shí)間則約為290ms。
由上述可知,在拾起話筒或電路已上線后,可進(jìn)入保留狀態(tài),而在保留狀態(tài)中,無(wú)論話筒是否掛上,均可由保留按鍵或并機(jī)解除信號(hào)加以解除,以方便使用者使用。并且由于將按鍵輸入及并機(jī)解除的去噪聲處理分開進(jìn)行,可使電話機(jī)保留功能不致誤動(dòng)作,以使其更為穩(wěn)定。
為了更清楚地揭示本發(fā)明的結(jié)構(gòu),特征及方法,本文配合附圖詳細(xì)說(shuō)明較佳實(shí)施例如下。
附圖簡(jiǎn)要說(shuō)明圖1是一般撥號(hào)器中的時(shí)鐘脈沖產(chǎn)生電路的電路圖;圖2是圖1的時(shí)鐘脈沖產(chǎn)生電路所產(chǎn)生的時(shí)鐘脈沖信號(hào)的時(shí)序圖;圖3是一撥號(hào)器集成電路的示意圖;圖4是一用以掃描圖3的集成電路的MODE IN腳狀態(tài)的電路圖;圖5是在MODE IN腳懸空時(shí),利用圖4的電路進(jìn)行掃描后所得到的波形圖;圖6是一典型撥號(hào)器中保留功能電路的電路圖;圖7是本發(fā)明的電話保留功能電路的輸入控制電路的電路圖;圖8是本發(fā)明的保留功能電路的電路圖。
請(qǐng)同時(shí)參閱圖7及圖8,其中本發(fā)明的電話保留功能電路包括一三態(tài)輸入電路100,一高電平供應(yīng)電路110,一保留功能輸入電路120,一掃描電路130,及一去噪聲電路140。該去噪聲電路140包括有一保留按鍵去噪聲電路150及一并機(jī)解除去噪聲電路160,由圖8中可知保留按鍵去噪聲電路150和并機(jī)解除去噪聲電路160共用了前半段的三個(gè)觸發(fā)器171至173。
至于本發(fā)明保留功能電路的工作方式如下所述首先,在保留功能未生效之前,信號(hào)HOLD和輸出腳HOLDOUT均為邏輯“0”(即低電平),則在掛機(jī)狀態(tài)(HK=1)時(shí),集成電路的輸入腳HDIN保持為懸空(floating)的狀態(tài),并不加上任何電平。并且與門200的輸出為邏輯“1”(即高電平),而或門210的輸出保持為邏輯“1”,如此則不論HDIN腳是高電平還是低電平,以CMOS技術(shù)制成的或門210不會(huì)消耗任何直流電流。此時(shí)集成電路的振蕩電路亦是關(guān)閉的狀態(tài),因此整個(gè)集成電路可處在極低的功率消耗狀態(tài)。直到話筒被拾起時(shí),HK信號(hào)由邏輯“1”變?yōu)檫壿嫛?”,則經(jīng)由延遲電路220及或非門221,信號(hào)HKRES將會(huì)有一小段時(shí)間的正脈沖信號(hào),此一正脈沖信號(hào),可用以重置保留功能,同時(shí)也重置去噪聲電路140中的所有觸發(fā)器,以便使時(shí)間的計(jì)數(shù)確實(shí)歸零。此時(shí)因HOLD信號(hào)及HKIN信號(hào)均為邏輯“0”,因此高電平供應(yīng)電路110中的或門115的輸出亦為邏輯“0”,導(dǎo)致PMOS晶體管116接通,而供給輸入腳高阻抗的高電平,并且由于與門200的輸出為邏輯“0”,所以信號(hào)SGNIN和輸入腳HDIN具有相同的信號(hào)邏輯,也就是信號(hào)SGNIN和輸入腳HDIN的電平均為邏輯“1”,如此又因HOLD信號(hào)經(jīng)反相后亦為邏輯“1”,所以信號(hào)DBRES為邏輯“1”,這就表示去噪聲電路140仍是處于重置狀態(tài)。亦即在話筒被拾起后,只有按下保留按鍵,才可以改變狀態(tài),舉例而言,當(dāng)保留按鍵被按下時(shí),輸入腳HDIN的輸入電平和信號(hào)SGNIN均為邏輯“0”,而圖7中的兩個(gè)鎖存元件131及132的輸出在經(jīng)過(guò)一個(gè)時(shí)鐘脈沖周期之后均為邏輯“0”,則信號(hào)DBRES等于邏輯“0”,若控制時(shí)鐘脈沖S1至S4一個(gè)周期為2.3ms,則信號(hào)HDCLK在穩(wěn)定按鍵20.7ms左右將會(huì)有一2.3ms的負(fù)脈沖出現(xiàn),當(dāng)此負(fù)脈沖在恢復(fù)為正電平時(shí),將會(huì)使信號(hào)HOLD及輸出腳HOLDOUT的電平均為邏輯“1”,亦即保留功能生效,而一旦保留功能生效,則PMOS晶體管133及NMOS晶體管134將分別由時(shí)鐘脈沖信號(hào)S34控制交替導(dǎo)通,也就是交替賦予輸入腳HDIN高阻抗的高電平或低電平,并且在時(shí)鐘脈沖信號(hào)S2及S4為邏輯“1”時(shí),將輸入腳HDIN的電平狀態(tài)輸入鎖存元件131及132中。而由于或門115的輸出為邏輯“1”,所以PMOS晶體管116并不會(huì)導(dǎo)通而干擾輸入腳HDIN的掃描動(dòng)作。當(dāng)被按下的保留按鍵一被放掉,則輸入腳HDIN的電平便會(huì)隨著PMOS晶體管133和NMOS晶體管134的交替導(dǎo)通而高低掃動(dòng),而二個(gè)鎖存元件131及132的輸出則分別一為高電平、一為低電平。因此異或門135的輸出即為邏輯“1”,故而去噪聲電路140將處于重置狀態(tài),此時(shí)輸入腳HDIN的保留按鍵輸入或并機(jī)解除信號(hào)皆可使異或門135的輸出變?yōu)檫壿嫛?”,即解除保留狀態(tài)。
例如,若是保留按鍵輸入,則信號(hào)HDCLK將于20.7ms后再出現(xiàn)一次負(fù)脈沖,使得信號(hào)HOLD的狀態(tài)改變,而解除保留狀態(tài)。另外,若是并機(jī)解除信號(hào)被送入至輸入腳HDIN中,則在296.7ms后,信號(hào)HDRES將出現(xiàn)一短暫的正脈沖信號(hào),以解除保留狀態(tài),使信號(hào)HOLD為邏輯“0”。
另外,由于撥號(hào)器的省電功能極為重要,在本發(fā)明中,有兩個(gè)信號(hào)可用以使振蕩器電路工作,即當(dāng)信號(hào)SGNIN為邏輯“0”時(shí)或是信號(hào)HOLD為邏輯“1”時(shí),均使振蕩器工作。在其他時(shí)間,若撥號(hào)器沒(méi)有其他工作需執(zhí)行,則可關(guān)掉振蕩器,以減少耗電。
雖然本發(fā)明已以一較佳實(shí)施例揭示如上,但它并非用以限定本發(fā)明,任何本領(lǐng)域的技術(shù)人員,在不脫離本發(fā)明的精神和范圍內(nèi),應(yīng)可作少許的更改與潤(rùn)飾,因此本發(fā)明的保護(hù)范圍應(yīng)以后附的權(quán)利要求所限定的范圍為準(zhǔn)。
權(quán)利要求
1.一種電話保留功能電路,包括一三態(tài)輸入電路,分別用以做為保留按鍵,并機(jī)解除,及懸空狀態(tài)時(shí)無(wú)保留功能的輸入;一高電平供應(yīng)電路,用以在保留功能未生效之前,拾起電話機(jī)話筒之后,提供一相同于并機(jī)解除電路的高阻抗電平,使得并機(jī)解除信號(hào)只有在保留功能生效后,才能經(jīng)由保留輸入腳解除保留功能;一保留功能輸入電路,用以在保留功能生效后,使保留按鍵在無(wú)論話筒是否掛上的情況下,均可經(jīng)由所述保留輸入腳改變保留功能的狀態(tài);及一掃描電路,用以在保留功能生效時(shí),交替地提供高阻抗的高電平或低電平掃描所述保留輸入腳,再以二存貯裝置分別存貯其電位狀態(tài),以判別保留輸入功能是否生效,而當(dāng)保留功能生效,則所述高電平供應(yīng)電路即停止供應(yīng)高阻抗的高電平給所述保留輸入腳。
2.如權(quán)利要求1所述的電話保留功能電路,還包括一去噪聲電路,用以分別去除保留按鍵的按鍵輸入彈跳噪聲及并機(jī)解除噪聲。
3.如權(quán)利要求2所述的電話保留功能電路,其特征在于所述保留按鍵的去噪聲時(shí)間不同于并機(jī)解除的去噪聲時(shí)間。
4.如權(quán)利要求2所述的電話保留功能電路,其特征在于所述保留按鍵的去彈跳噪聲電路和并機(jī)解除去噪聲電路可共用多個(gè)觸發(fā)器元件。
5.如權(quán)利要求2所述的電話保留功能電路,其特征在于所述保留按鍵的去彈跳噪聲電路和并機(jī)解除去噪聲電路在拾起話筒時(shí)會(huì)被重置。
6.如權(quán)利要求1所述的電話保留功能電路,其特征在于所述二存貯裝置由鎖存(latch)元件構(gòu)成。
全文摘要
一種電話保留功能電路,包括一三態(tài)輸入電路,分別用做保留按鍵、并機(jī)解除及懸空狀態(tài)時(shí)無(wú)保留功能的輸入使用;一高電平供應(yīng)電路,用以提供一相同于并機(jī)解除電平的高阻抗電平;一保留功能輸入電路,用以使保留按鍵可經(jīng)由保留輸入腳改變保留功能狀態(tài);及一掃描電路,用以交替地提供高阻抗的高電平或低電平掃描保留輸入腳,再分別記錄其電平狀態(tài),并判別保留輸入功能是否生效。
文檔編號(hào)H04M1/00GK1137205SQ9510556
公開日1996年12月4日 申請(qǐng)日期1995年5月31日 優(yōu)先權(quán)日1995年5月31日
發(fā)明者吳其昌 申請(qǐng)人:聯(lián)華電子股份有限公司