日韩成人黄色,透逼一级毛片,狠狠躁天天躁中文字幕,久久久久久亚洲精品不卡,在线看国产美女毛片2019,黄片www.www,一级黄色毛a视频直播

一種數字化調制解調器的制造方法

文檔序號:10231855閱讀:706來源:國知局
一種數字化調制解調器的制造方法
【技術領域】
[0001]本實用新型涉及通訊技術領域,具體地講,涉及的是一種數字化調制解調器。
【背景技術】
[0002]調制解調器是Modulator (調制器)與Demodulator (解調器)的簡稱,是在發(fā)送端通過調制將數字信號轉換為模擬信號,而在接收端通過解調再將模擬信號轉換為數字信號的一種裝置。所謂調制,就是把數字信號轉換成線路上傳輸的模擬信號;解調,即把模擬信號轉換成數字信號。合稱調制解調器。
[0003]現代通信系統(tǒng)要求通信距離遠、通信容量大、傳輸質量好。作為其關鍵技術之一的調制解調技術一直是人們研究的一個重要方向。一個系統(tǒng)的通信質量,很大程度上依賴于所采用的調制方式。因此,對調制方式的研究,將直接決定通信系統(tǒng)質量的好壞。隨著超大規(guī)模集成電路的發(fā)展,尤其是微電子技術和計算機技術的迅猛發(fā)展和廣泛應用,數字化成為目前通信技術發(fā)展的趨勢,它具有可靠性高、靈活性強、易大規(guī)模集成等優(yōu)點,日益受到重視。目前數字化的手段主要有專用集成電路(ASIC)和通用數字信號處理器(DSP),但是由于其本身的限制,并不能滿足當前應用的需求,亟需改進。
【實用新型內容】
[0004]為克服現有技術存在的問題,本實用新型提供一種結構簡單、設計巧妙、處理速率快、多調制方式的數字化調制解調器。
[0005]為了實現上述目的,本實用新型采用的技術方案如下:
[0006]一種數字化調制解調器,包括FPGA芯片,分別與FPGA芯片連接的信號接收支路、信號發(fā)送支路、DSP芯片和MCU,與DSP芯片連接的存儲器,以及與Μ⑶連接的USB接口和RS232接口,其中,DSP芯片還與MCU連接;所述信號接收支路包括依次連接的模數轉換器ADC、下混頻器MIX1、CIC-1S0P濾波器和半帶濾波器,以及為下混頻器MIX1提供混頻信號的數控振蕩器NC0,其中模數轉換器ADC與信號接收端連接,半帶濾波器與FPGA芯片連接;所述信號發(fā)送支路包括依次連接的脈沖成型濾波器、SCIC濾波器、上混頻器MIX2和數模轉換器DAC,其中數模轉換器DAC與信號發(fā)送端連接,脈沖成型濾波器與FPGA芯片連接,數控振蕩器NC0還為上混頻器MIX2提供混頻信號。
[0007]CIC(Cascade Integrator Comb,級聯積分梳狀),IS0P( Interpolated Second-Order Polynomials,二階多項式內插),SCIC(Sharpened Cascade Integrator Comb,銳化級聯積分梳狀)。
[0008]優(yōu)選地,所述FPGA芯片采用Xilinx的Virtex-4系列芯片。
[0009]優(yōu)選地,所述DSP芯片采用型號為TMS320CV6711的芯片。
[0010]優(yōu)選地,所述MCU采用型號為C8051F020的芯片。
[0011]優(yōu)選地,所述模數轉換器ADC采用型號為MAX1420的AD轉換器;所述數模轉換器DAC采用型號為AD9760的DA轉換器。
[0012]具體地,所述CIC-1S0P濾波器由五級級聯的CIC濾波器和與之級聯的二階多項式內插濾波器構成。所述半帶濾波器采用三級半帶濾波級聯。
[0013]具體地,所述存儲器包括與DSP芯片連接的SRAM(Static Random Access Memory,靜態(tài)隨機存取存儲器)和FLASH(Flash Memory閃存的簡稱)。
[0014]與現有技術相比,本實用新型具有以下有益效果:
[0015]本實用新型在現有調制調解的DSP芯片基礎上引入快速高效的FPGA芯片處理數據,極大地提高了調制解調的運行效率,同時通過CIC-1S0P濾波器和SCIC濾波器對信號波形的處理,減小了信號衰減,提高了濾波精度,而且降低了系統(tǒng)整體運算量,完全能夠滿足現代數字化通信技術的速度要求和效率要求,并且本實用新型構思新穎,結構簡單,方便實用,還能夠通過內部調整實現多方式調制解調,具有廣泛的應用前景,適合多種業(yè)務平臺上應用。
【附圖說明】
[0016]圖1為本實用新型的結構框圖。
【具體實施方式】
[0017]下面結合附圖和實施例對本實用新型作進一步說明,本實用新型的實施方式包括但不限于下列實施例。
實施例
[0018]如圖1所示,該數字化調制解調器,包括FPGA芯片,分別與FPGA芯片連接的信號接收支路、信號發(fā)送支路、DSP芯片和MCU,與DSP芯片連接的存儲器,以及與MCU連接的USB接口和RS232接口,其中,DSP芯片還與MCU連接;所述信號接收支路包括依次連接的模數轉換器ADC、下混頻器MIXUCIC-1S0P濾波器和半帶濾波器,以及為下混頻器MIX1提供混頻信號的數控振蕩器NC0,其中模數轉換器ADC與信號接收端連接,半帶濾波器與FPGA芯片連接;所述信號發(fā)送支路包括依次連接的脈沖成型濾波器、SCIC濾波器、上混頻器MIX2和數模轉換器DAC,其中數模轉換器DAC與信號發(fā)送端連接,脈沖成型濾波器與FPGA芯片連接,數控振蕩器NC0還為上混頻器MIX2提供混頻信號。具體地,所述CIC-1S0P濾波器由五級級聯的CIC濾波器和與之級聯的二階多項式內插濾波器構成。所述半帶濾波器采用三級半帶濾波級聯。具體地,所述存儲器包括與DSP芯片連接的SRAM和FLASH。
[0019]優(yōu)選地,所述FPGA芯片采用Xilinx的Virtex-4系列芯片,所述DSP芯片采用型號為TMS320CV6711的芯片,所述MCU采用型號為C8051F020的芯片,所述模數轉換器ADC采用型號為MAX1420的AD轉換器;所述數模轉換器DAC采用型號為AD9760的DA轉換器。
[0020]通過上述設置,本實用新型能夠數字化調制解調的快速處理,并且減小信號衰減,提高信號精度。
[0021]上述實施例僅為本實用新型的優(yōu)選實施例,并非對本實用新型保護范圍的限制,但凡采用本實用新型的設計原理,以及在此基礎上進行非創(chuàng)造性勞動而作出的變化,均應屬于本實用新型的保護范圍之內。
【主權項】
1.一種數字化調制解調器,其特征在于,包括FPGA芯片,分別與FPGA芯片連接的信號接收支路、信號發(fā)送支路、DSP芯片和MCU,與DSP芯片連接的存儲器,以及與MCU連接的USB接口和RS232接口,其中,DSP芯片還與MCU連接;所述信號接收支路包括依次連接的模數轉換器ADC、下混頻器MIXUCIC-1SOP濾波器和半帶濾波器,以及為下混頻器MIX1提供混頻信號的數控振蕩器NCO,其中模數轉換器ADC與信號接收端連接,半帶濾波器與FPGA芯片連接;所述信號發(fā)送支路包括依次連接的脈沖成型濾波器、SCIC濾波器、上混頻器MIX2和數模轉換器DAC,其中數模轉換器DAC與信號發(fā)送端連接,脈沖成型濾波器與FPGA芯片連接,數控振蕩器NCO還為上混頻器MIX2提供混頻信號。2.根據權利要求1所述的一種數字化調制解調器,其特征在于,所述FPGA芯片采用Xilinx的Virtex-4系列芯片。3.根據權利要求1所述的一種數字化調制解調器,其特征在于,所述DSP芯片采用型號為 TMS320CV6711 的芯片。4.根據權利要求1所述的一種數字化調制解調器,其特征在于,所述MCU采用型號為C8051F020 的芯片。5.根據權利要求1?4任一項所述的一種數字化調制解調器,其特征在于,所述CIC-1SOP濾波器由五級級聯的CIC濾波器和與之級聯的二階多項式內插濾波器構成。6.根據權利要求1?4任一項所述的一種數字化調制解調器,其特征在于,所述存儲器包括與DSP芯片連接的SRAM和FLASH。
【專利摘要】本實用新型公開了一種數字化調制解調器,包括FPGA芯片,分別與FPGA芯片連接的信號接收支路、信號發(fā)送支路、DSP芯片和MCU,與DSP芯片連接的存儲器,以及與MCU連接的USB接口和RS232接口;所述信號接收支路包括依次連接的模數轉換器ADC、下混頻器MIX1、CIC-ISOP濾波器和半帶濾波器,以及為下混頻器MIX1提供混頻信號的數控振蕩器NCO,其中模數轉換器ADC與信號接收端連接,半帶濾波器與FPGA芯片連接。本實用新型在現有調制調解的DSP芯片基礎上引入快速高效的FPGA芯片處理數據,極大地提高了調制解調的運行效率,同時通過CIC-ISOP濾波器和SCIC濾波器對信號波形的處理,減小了信號衰減,提高了濾波精度,而且降低了系統(tǒng)整體運算量,完全能夠滿足現代數字化通信技術的速度要求和效率要求。
【IPC分類】H04M11/06
【公開號】CN205142336
【申請?zhí)枴緾N201520992595
【發(fā)明人】曹劍, 吳李華
【申請人】四川華訊中星科技有限公司
【公開日】2016年4月6日
【申請日】2015年12月4日
網友詢問留言 已有0條留言
  • 還沒有人留言評論。精彩留言會獲得點贊!
1