日韩成人黄色,透逼一级毛片,狠狠躁天天躁中文字幕,久久久久久亚洲精品不卡,在线看国产美女毛片2019,黄片www.www,一级黄色毛a视频直播

跨時鐘域和電壓域的片上數(shù)據(jù)處理裝置、方法及設(shè)備與流程

文檔序號:39561636發(fā)布日期:2024-09-30 13:35閱讀:來源:國知局

技術(shù)特征:

1.一種跨時鐘域和電壓域的片上數(shù)據(jù)處理裝置,其特征在于,包括:

2.根據(jù)權(quán)利要求1所述的裝置,其特征在于,所述輸入端包括第一多路選擇器、第一寫轉(zhuǎn)換單元、第一計數(shù)單元以及第二寫轉(zhuǎn)換單元;所述寄存器陣列包括多個寄存器,所述第一多路選擇器還分別與所述第二寫轉(zhuǎn)換單元以及每個所述寄存器電連接;所述第一寫轉(zhuǎn)換單元還與每個所述寄存器電連接;

3.根據(jù)權(quán)利要求2所述的裝置,其特征在于,所述輸出端與第一設(shè)備電連接;

4.根據(jù)權(quán)利要求3所述的裝置,其特征在于,所述第一設(shè)備,還用于基于所述第一信號以及所述有效寫入信號,將所述片上數(shù)據(jù)寫入寄存器文件中;所述寄存器文件是所述寄存器陣列的一部分;所述寄存器文件包括多個所述寄存器;所述寄存器文件與所述輸入端對應(yīng)的所述時鐘域以及所述電壓域相同。

5.根據(jù)權(quán)利要求1所述的裝置,其特征在于,所述輸入端還包括順次電連接的第一同步單元、第三寫轉(zhuǎn)換單元以及第一比對單元;

6.根據(jù)權(quán)利要求2所述的裝置,其特征在于,所述輸出端包括第二多路選擇器、第一讀轉(zhuǎn)換單元、第二計數(shù)單元以及第二讀轉(zhuǎn)換單元;所述第二多路選擇器還分別與所述第二讀轉(zhuǎn)換單元以及每個所述寄存器電連接;所述第一讀轉(zhuǎn)換單元還與每個所述寄存器電連接;

7.根據(jù)權(quán)利要求6所述的裝置,其特征在于,所述輸出端還包括順次電連接的第二同步單元以及第二比對單元;

8.根據(jù)權(quán)利要求6所述的裝置,其特征在于,所述寄存器文件將與第t個所述讀地址對應(yīng)的所述片上數(shù)據(jù)輸出至第四目標(biāo)寄存器;所述第四目標(biāo)寄存器為所述寄存器陣列中任意一個所述寄存器;所述第四目標(biāo)寄存器與所述輸出端對應(yīng)的所述電壓域以及所述時鐘域相同;

9.根據(jù)權(quán)利要求6所述的裝置,其特征在于,所述輸出端與第二設(shè)備電連接;所述輸出端還包括使能單元;

10.根據(jù)權(quán)利要求9所述的裝置,其特征在于,所述第二多路選擇器,用于當(dāng)所述使能信號有效時,將第t+1個所述讀地址輸出至所述第二目標(biāo)寄存器;

11.根據(jù)權(quán)利要求9所述的裝置,其特征在于,所述輸出端還包括第三多路選擇器;

12.根據(jù)權(quán)利要求11所述的裝置,其特征在于,所述輸出端還包括第三計數(shù)單元;所述第三計數(shù)單元分別與所述第三目標(biāo)寄存器以及所述第三多路選擇器電連接;

13.根據(jù)權(quán)利要求12所述的裝置,其特征在于,所述第三多路選擇器,用于當(dāng)所述使能信號有效時,將第t+1個所述讀地址輸出至所述第三目標(biāo)寄存器;

14.一種跨時鐘域和電壓域的片上數(shù)據(jù)處理方法,其特征在于,包括:

15.一種計算機設(shè)備,其特征在于,所述計算機設(shè)備包括處理器和存儲器,所述存儲器用于存儲至少一段程序,所述至少一段程序由所述處理器加載并執(zhí)行如權(quán)利要求14所述的跨時鐘域和電壓域的片上數(shù)據(jù)處理方法。

16.一種計算機可讀存儲介質(zhì),其特征在于,所述計算機可讀存儲介質(zhì)中存儲有至少一段程序,所述至少一段程序由處理器加載并執(zhí)行以實現(xiàn)如權(quán)利要求14所述的跨時鐘域和電壓域的片上數(shù)據(jù)處理方法。


技術(shù)總結(jié)
本申請涉及SoC芯片技術(shù)領(lǐng)域,提供了一種跨時鐘域和電壓域的片上數(shù)據(jù)處理裝置、方法及設(shè)備,裝置包括:寄存器陣列;寄存器陣列包括電連接的輸入端以及輸出端;輸入端,用于生成第t個寫地址,將第t個寫地址轉(zhuǎn)換為第t個第一格雷碼;輸出端,用于生成第t個讀地址,將第t個讀地址轉(zhuǎn)換為第t個第二格雷碼;輸入端,還用于將第t個第二格雷碼同步到輸入端;將第t個第二格雷碼轉(zhuǎn)換為第t個讀地址;輸出端,還用于將第t個第一格雷碼同步到輸出端;將第t個第一格雷碼轉(zhuǎn)換為第t個寫地址;輸入端,還用于生成第一信號;輸出端,還用于生成第二信號。本申請的技術(shù)方案,無需跨時鐘域處理,減少了電平轉(zhuǎn)換器的數(shù)量。

技術(shù)研發(fā)人員:買廷瑞,梁喆
受保護(hù)的技術(shù)使用者:愛芯元智半導(dǎo)體股份有限公司
技術(shù)研發(fā)日:
技術(shù)公布日:2024/9/29
當(dāng)前第2頁1 2 
網(wǎng)友詢問留言 已有0條留言
  • 還沒有人留言評論。精彩留言會獲得點贊!
1